MHZ
共 1,850 篇文章
MHZ 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1850 篇文章,持续更新中。
在MHz频率下,测量放大器谐波失真的电路介绍(涉及器件EL4450C,EL4451C和EL2120C)
Harmonic distortion measurements of amplifiers<BR>is easily accomplished using a commercial test set
浅谈电力负荷控制管理系统
《华北电力技术》2004年第10期--浅谈电力负荷控制管理系统,对电力负荷控制管理系统的组成、设计、工作原理进行了介绍,对负荷控制常用的无线230MHz电台方式、GSM短信方式、GPRS方式等进行了比较。
无线数据收发芯片TR3001的特性及应用
TR3001是Monolithics公司推出的单片OOK/ASK收发器芯片,它的工作频率为315.00MHz,接收灵敏度为-100dBm,发射输出功率为1.25mW,其OOK模式下的数据传输速率达19
带同步脉冲清除器和DC恢复的视频放大器的工作原理及应用
The circuit in Figure 1 transmits 200MHz (-3dB bandwidth)<BR>video signals while stripping off the s
SG-1501B技术指标
SG-1501是一个优质AM/FM讯号发生器,频率覆盖范围由100kHz到150MHz。而输出功率范围由20dBμ至126dBμ
切削力测试系统技术方案
数据采集卡共需4 个通道,按最高采集率需求计算。最高频率400kHz,按<BR>照10 倍最高频率计算,4MHz 采集率即可,根据采集卡市场情况,我们选择大于<BR>5MSa/s 的采集卡。
可编程RF收发器芯片CC1000的原理及应用
CC1000是Chipcon公司新推出的单片可编程RF收发芯片,该芯片集成了射频发射、 射频接收、PLL合成、FSK调制/解调、可编程控制等多种功能;其频率范围为300MHz-1000MHz,灵敏度为
DDS
基于FPGA的DDS实现,可以调频调相,频率范围:1Hz~3MHz。相位分辨率:0.05度
高速高精度线阵CCD-TCD141C
TCD141C是日本东芝公司生产的5000位象元二相线阵CCD 器件,由于在工艺中采用了埋层沟道和加速电极结构,其工作频率可 20MHz ,象元及相邻象元中心间距已减小到 7 μm ,实现了高分辨和高
供电时序控制电路
在许多系统中电源电压需要以特定的时序提供给设备。例如,广泛用于900MHz 或更高<BR>频率射频放大器的砷化镓场效应管,在电源供电时,要求负电压要先于正电压提供。砷化镓场效应管是耗尽型器件,当栅源电
高频精密函数波形发生器设计
介绍了一种由MAX038和MC145151构成的精密函数波形发生器,该发生器可输出正弦波、矩形波、三角波信号,输出频率能在8kHz~16MHz范围内调整,调整增幅为1kHz,可作为通用的高频精密函数波形发生器。
CC2430芯片详细中文使用手册
基础说明文件 在单个芯片上集成了CPU、存储器、常用片内外设和RF射频单元。它具有1个8 位CPU(8051),主频达32MHZ,具有最大128 KB可编程FLASH和8KB的SRAM,片内外设非常丰富,主要包括1个5通道8位至14位可编程ADC转换器、4个定时器(其中包括一个MAC定时器)、2个USART,1个DMA控制器、1个AES128 协同处理器、1个看门狗定时器、1个内部稳压器、21个可
2.045MHz时钟信号
使用一种新的分频方法来实现2.045MHz时钟信号。通过对77.76MHz进行小数点分频实现2.048MHz,为E1信号解帧提供一个稳定的频率
H264视频编码器帧内预测系统设计
H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。
论
认知无线电频谱感知功能的FPGA实现
本文主要研究了认知无线电频谱感知功能的关键技术以及硬件实现方法。首先,提出了认知无线电频谱感知功能的硬件实现框图,包括射频前端部分和数字信号处理部分,接着简单介绍了射频前端电路的功能与特性,最后重点介绍了数字信号处理部分的FPGA实现与验证过程。 数字处理部分主要实现宽带信号的短时傅立叶分析,将中频宽带数字信号通过基于多相滤波器组的下变频模块,实现并行多通道的数字下变频,然后对每个信道进行重叠加窗
20MHz 8XC196与82527串行通信控制器接口的软硬件技术要求
Information in this document is provided in connection with Intel products. Intel assumes no liabili
主动式射频识别系统的设计与应用
设计一种工作于443 MHz频段的主动式射频识别系统的硬件结构,制定了物理层与数据链路层通信协议,描述了阅读器与射频卡工作流程,并给出系统待识别射频卡与被识别射频卡的关系曲线图。系统采用随机推迟防碰撞
基于ME算法的RS译码器的设计和FPGA实现
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线结构,对译码器的各个模块进行了分析和建模,并由EDA工具完成了设计的逻辑功能的验证和电路结构的综合,在FPGA上进行了实现,从而完成了整个RS译码器的Top-D
315MHZ
315HZ 发射IC 315HZ 发射IC
功能强大的DDS芯片Q2368及其应用
Q2368集Chi rp、 BFSK、 MSK、 BPSK、 QPSK、 82PSK等多种调制于一身,并可精<BR>确控制输出频率的相位, 同时提供 I/ Q 双通道输出或工作时钟高达130MHz 的