MCU设计
共 426 篇文章
MCU设计 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 426 篇文章,持续更新中。
xDSL接口EMC设计标准电路
xDSL接口EMC设计标准电路:<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12032615345C06.jpg" />
四大EMC设计技巧讲解
EMC设计中的滤波器通常指由L,C构成的低通滤波器。滤波器结构的选择是由"最大不匹配原则"决定的。即在任何滤波器中,电容两端存在高阻 抗,电感两端存在低阻抗。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120401150129210.jpg" />
高速电路设计与实现
通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />
Protel99电路原理图设计技巧
一步一步教你如何快速学会使用Protel99软件,内容详细精简,让你很快成为Protel99软件的使用高手
时钟抖动和相位噪声对采样系统的影响
如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
传感器弱信号的放大应用电路.pdf
放大电路设计
应用电子技术
应用电子技术是一门学科,培养具备智能电子产品设计、质量检测、生产管理等方面的基本理论知识和基本技能,能在电子领域和部门生产第一线从事智能电子产品的设计与开发、质量检测、生产管理、智能电子产品的销售和技术支持技能应用型人才。也有同名书籍,一般作为教材使用。
华为《高速数字电路设计教材》
华为《高速数字电路设计教材》
模拟集成电路的分析与设计
很经典的教材
常用D/A转换器和A/D转换器介绍
<p>
常用D/A转换器和A/D转换器介绍</p>
<p>
下面我们介绍一下其它常用D/A转换器和 A/D 转换器,便于同学们设计时使用。</p>
<p>
1. DAC0808</p>
<p>
图 1 所示为权电流型 D/A 转换器 DAC0808 的电路结构框图。用 DAC0808 这类器件构 成的 D/A转换器,需要外接运算放大器和产生基准电流用的电阻。DAC0808
FIR数字滤波器原理设计及作用
fir数字滤波器设计 很好的资料
verilog hdl 夏宇闻数字逻辑设计
复杂数字逻辑系统的VerilogHDL 设计技术和方法
寄存器和环路滤波器的设计
<div>
The MAX2870 ultra-wideband phase-locked loop (PLL) and voltagecontrol oscillator (VCO) can operate in both integer-N and fractional-Nmodes, similar to the Analog Devices ADF4350 wideband synthe
硬件设计中滤波电路与软件滤波算法
硬件设计
基于AD8362的射频功率计设计
用AD8362制作功率计,用于测量射频功率
C波段频率源设计及性能分析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定
MT-016 DAC基本架构III:分段DAC
当我们需要设计一个具有特定性能的DAC时,很可能没有任何一种架构是理想的。这种情况下,可以将两个或更多DAC组合成一个更高分辨率的DAC,以获得所需的性能。这些DAC可以是同一类型,也可以是不同类型,各DAC的分辨率无需相同
基于采用分立元件设计的LC谐振放大器的设计方案
<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br />
<img alt="" src="http://dl
基于Multisim的弱信号放大电路的设计与仿真
基于Multisim8的弱信号放大电路的设计与仿真