LDO

共 162 篇文章
LDO 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 162 篇文章,持续更新中。

标准化可编程电源管理

在本文中,电源管理被简单地定义为对在电路板上的所有电源的管理(包括DC-DC转换器、LDO等等)

德州仪器公司的DEM-SOT23LDO评估模块(DEM)帮助设计人员对其低压降线性稳压器的工作与性能进行评估

The Texas Instruments DEM-SOT23LDO demonstration<BR>module (DEM) helps designers evaluate the operat

应用陶瓷输出电容来提高LDO稳压器的稳定性

应用陶瓷输出电容来提高LDO稳压器的稳定性

低功率,150mA,低压差线性稳压器的扩展输出电压调整范围(0V到3.5V)

The TPS76301 low-dropout (LDO) adjustable linear regulator generates a regulated 1-V output from an

如何利用有效的LDO为亚微米CMOS负载供电

在当今几乎每一台电子设备中,至少都有一块数字集成电路。诸如便携式手机、超声机械、服务器和工业控制系统之类的各种应用都采用数字集成电路来处理数据。在数字集成电路—如微处理器、DSP、FPGA和ASIC—

利用动态密勒补偿电路解决LDO的稳定性问题

利用动态密勒补偿电路解决LDO的稳定性问题:针对LDO稳压器的稳定性问题,设计了一种新颖的动态密勒补偿电路8与传统方法相比,该电路具有恒定的带宽,大大提高了系统的瞬态响应性能,同时将开环增益提高了,左

基于高性能FPGA应用的DLL研究与设计实现.rar

随着超大规模、高速集成电路的飞速发展,数字系统的集成度越来越高,运算速度越来越快。在高密度FPGA中,芯片上时钟的分布质量变得越来越重要。时钟延时和时钟偏斜已成为影响系统性能的重要因素。延迟锁相环作为FPGA时钟网络中的重要组成部分,可以降低时钟偏斜,为系统提供时钟同步锁相等一系列功能,满足FPGA的各种时序需要。 为了有效消除FPGA芯片内的时钟延时,减小时钟偏斜,本文研究设计了基于FPGA的全

C8051F93x-C8051F92x 低功耗混合信号 ISP FLASH 微控制器 数据手册

<p>C8051F920/30引脚图与中文资料下载,低功耗51单片机</p><p>低功耗的一个选项</p><p></p><p>供电电压 0.9V ~ 3.6V</p><p>单节电池模式支持 0.9~1.8V 操作<br/></p><p>双节电池模式支持 1.8~3.6V 操作<br/></p><p>内建 DC-DC 转换器,可输出 1.8~3.3V,用于单节电池模式</p><p>内建 LDO 稳压

高性能LDO芯片的设计

<p>低压差线性稳压器LDO是一种输入电压大于输出电压的直流线性稳压器,具有输入输出响应快、输出噪声低、外接元件少、使用方便、价格低廉等优点,被广泛应用于汽车电子产品、便携式电子设备、通讯设备、工业和医疗设备领域近年来随着便携式电子产品的发展,特别是采用电池供电的便携式电子产品的迅速发展,要求电源电压越来越低。另外,为延长电池使用寿命,有效地降低功耗,提高LDO的电源利用率,这就要求LDO具有尽可

线性低压差 (LDO) 稳压器解决方案(Linear)

我们提供了门类宽泛的高性能低压差 (LDO) 线性稳压器产品线,这些产品具有快速瞬态响应、卓越的电压和负载调节性能、以及非常宽的输入电压范围 (0.9V 至 100V)。输出电流范围为 20mA 至 10A,并可提供正输出、负输出及多输出版本。许多器件都拥有

LDO的PSRR测试

从原理上分析如何正确测试LDO器件的纹波抑制比

LDO设计总结

LDO设计综合讨论,非常全面的内容,包括所有capless设计种类,实用的教程

LDO模拟集成电路设计

该书是低压差稳定器(LDO)设计的经典著作,由佐治亚理工学院的教授Gabriel Alfonso Rincon-Mora编写,谭旻等人翻译。

DCDC和LDO的基本原理与测试

该文档为DCDC和LDO的基本原理与测试,是一份不错的参考文档,不错的文档,,,,,,,,,

LDO设计小结二

该文档为LDO设计小结二,是一份不错的参考文档,不错的文档,,,,,,,,,

电源管理芯片LDO和DC-DC的区别

该文档介绍了电源管理芯片LDO和DC-DC的区别,是一份不错的参考文档,不错的文档,,,,,

详细的DCDC和LDO的区别

该文档介绍了详细的DCDC和LDO的区别,是一份不错的参考文档,不错的文档,,,,,,,

DC/DC转换器数据表-静态电流解密

在目前的稳压器中,LDO的输入通常作为转换器的一个外部引脚可用。它通常被称为“偏置引脚”,不过,请先查看数据表,以确保转换器上有这个引脚。当这个输入被连接至稳压器的输出上时,这个偏置电流会作为转换器输出上的一个额外负载。与其它所有负载一样,这个负载按照输入电压与输出电压之间的比率向下转换。

全集成型CMOS LDO线性稳压器设计

设计了一种基于0.25 μm CMOS工艺的低功耗片内全集成型LDO线性稳压电路。电路采用由电阻电容反馈网络在LDO输出端引入零点,补偿误差放大器输出极点的方法,避免了为补偿LDO输出极点,而需要大电容或复杂补偿电路的要求。

线性低压差 (LDO) 稳压器解决方案

我们提供了门类宽泛的高性能低压差 (LDO) 线性稳压器产品线,这些产品具有快速瞬态响应、卓越的电压和负载调节性能、以及非常宽的输入电压范围 (0.9V 至 100V)。输出电流范围为 20mA 至 10A,并可提供正输出、负输出及多输出版本。许多器件都拥有