KBps

共 150 篇文章
KBps 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 150 篇文章,持续更新中。

3G上行链路预算

系统参数AMR12.2 CS64 PS64<BR>信息速率/Kbps 12.2 64 64<BR>系统速率/Kbps 3840 3840 3840<BR>移动台最大发射功率/W 0.125 0.125

多种高效编码和调制技术

本论文介绍了几种编码和调制技术的基本原理和课题的总体实现结构,重点分析和讨论了滚降系数可调的成形滤波、内插技术以及滤波器中乘法器、加法器的实现方法。通过外部控制器可对FPGA内部设计的多项参数进行设置,可支持32.000kbps~4.096Mbps范围内的多速率数据传输,适用于各种信道限带性能要求的传输系统。本论文使用一片FPGA芯片实现了信道编码(包括数据加扰、差分编码、卷积码、RS码、交织等)

能够处理800kbps光纤通信数据速率的小型光电二极管接收装置

摘要:利用一只光电二极管、两个运算放大器和一个比较器构成数据速率可达800kbps的光接收器,占用极小的线路板尺寸。

基于FPGA的DQPSK调制解调器研究与设计

本课题对DQPSK调制解调技术的FPGA实现进行了比较全面的研究,利用DQPSK调制技术实现了码速200Kbps的调制器。调制载频3.2MHz、带宽180KHz、带外抑制大于45dB,调制器设计达到预定要求。解调器硬件完成,软件未全部实现,但完成了CIC滤波器、载波跟踪环、位定时同步、并串转换等几个关键模块的设计。对解调器做了实验测试,验证了相关模块设计的正确性,解调器中重要的载波同步功能已能实现

卷积码在CDMA2000中的应用及其译码器FPGA实现

数字信息在有噪声的信道中传输时,受到噪声的影响,误码总是不可避免的。根据香农信息理论,只要使Es/N0足够大,就可以达到任意小的误码率。采用差错控制编码,即信道编码技术,可以在一定的Es/N0条件下有效地降低误码率。按照对信息元处理方式不同,信道编码分为分组码与卷积码两类。卷积码的k0和n0较小,实现最佳译码与准最佳译码更加容易。卷积码运用广泛,被ITU选入第三代移动通信系统,作为包括WCDMA,

TDMoverEPON的FPGA设计与研究

随着互联网应用的不断普及,以及网络技术的迅猛发展,用户迫切地需要一种高速且廉价的网络接入方案,EPON技术正是为实现这一目的而被提出的,是一种非常有效的宽带网络接入方式。作为接入网络,在EPON上传输的并不应该仅仅是来自骨干网的数据,EPON还必须与其他网络接入业务相结合,其中最主要的就是与传统 TDM 电信业务的结合。TDM over EPON所要实现的就是在以EPON为结构的接入网内透明传输

单线CAN总线收发器芯片AU5790

AU5790是飞利浦公司推出的单线CAN总线收发器芯片.可用于汽车电子系统的多路传输系统.该总线在挂接32个节点时,其总线速度可达33.3kbps.文中介绍了AU5790的内部结构、工作原理及特性,最

sdram读写

sdram读写测试,连续向SDRAM写满数据(00~FF),然后读出SDRAM中的数据并通过串口上传给PC机,波特率9.6KBPS

基于H.264的无线传输差错控制及解码器的ARM实现

信息化社会的到来以及IP技术的兴起,正深刻的改变着电信网络的面貌以及未来技术发展的走向。无线通信技术的发展为实现数字化社区提供了有力的保证。而视频通信则成为多媒体业务的核心。如何在环境恶劣的无线环境中,实时传输高质量的视频面临着巨大的挑战,因此这也成为人们的研究热点。 对于无线移动信道来说,网络的可用带宽是有限的。由于多径、衰落、时延扩展、噪声影响和信道干扰等原因,无线移动通信不仅具有带宽波动的特

QPSK基带通信设计及其FPGA实现的研究

  全数字调制解调技术具有多速率、多制式、智能性等特点,这极大的提高了通信系统的灵活性和通用性,符合未来通信技术发展的方向。  本文从如下几个方面对全数字调制解调器进行了深入系统研究:1,在介绍全数字调制解调器的发展现状和研究QPSK通信调制解调方式的基础上,依据软件定性仿真分析了QPSK正交调制解调系统,设计出了满足系统要求的实现电路框图并选定了芯片;2,在完成了基于FPGA芯片实现QPSK调制

RS-485智能串行通信接口的设计

高效的总线接口对于消除系统瓶颈,提高系统的性能有着十分重要的影响。实时控制系统要求RS-485接口能以800kbps的传输速率实现设备间的数据传输。目前,实时控制系统的RS-485接口采用DMA控制方

TDMoverEPON的FPGA设计与研究.rar

随着互联网应用的不断普及,以及网络技术的迅猛发展,用户迫切地需要一种高速且廉价的网络接入方案,EPON技术正是为实现这一目的而被提出的,是一种非常有效的宽带网络接入方式。作为接入网络,在EPON上传输的并不应该仅仅是来自骨干网的数据,EPON还必须与其他网络接入业务相结合,其中最主要的就是与传统 TDM 电信业务的结合。TDM over EPON所要实现的就是在以EPON为结构的接入网内透明传输

基于OFDM技术的PLC通信系统中同步算法的研究及其FPGA实现.rar

电力线通信技术利川分布,’‘泛的低压电力线作为通信信道,实现internet高速互连,为用户提供互联网访问、视频点播等服务,形成包括电力在内的“四网合一”,目前正受到人们的关注。 OFDM调制技术具有频带利用率高,传输速度快,抗干扰能力强等优点,能有效提高频带利用率,缓解频带短缺矛盾。基于OFDM的低压电力线通信充分利用低压电力网现有线路和设备实现高速数据通信,具有成本低廉,方便快速等优点,为人们

基于FPGA的DQPSK调制解调器研究与设计.rar

本课题对DQPSK调制解调技术的FPGA实现进行了比较全面的研究,利用DQPSK调制技术实现了码速200Kbps的调制器。调制载频3.2MHz、带宽180KHz、带外抑制大于45dB,调制器设计达到预定要求。解调器硬件完成,软件未全部实现,但完成了CIC滤波器、载波跟踪环、位定时同步、并串转换等几个关键模块的设计。对解调器做了实验测试,验证了相关模块设计的正确性,解调器中重要的载波同步功能已能实现

EDSL系统中自适应MQAM调制器的研究及FPGA实现.rar

以太数字用户线(Ethernet Digital Subscriber Line,EDSL)结合了两大通信技术(DSL和Ethernet)的精华,可以在双绞线上实现高速的数据传输,有效的解决了通信网络中的“最后一公里”问题。为了实现高质量的数据传输,EDSL使用了自适应调制技术,它通过研究信道的信噪比(SNR)等参数动态地改变调制方式,从而有效地改善误比特率和提高信息传输速率。 本文的主要研究对象

基于FPGA的多种高效编码和调制技术的研究与实现.rar

本论文介绍了几种编码和调制技术的基本原理和课题的总体实现结构,重点分析和讨论了滚降系数可调的成形滤波、内插技术以及滤波器中乘法器、加法器的实现方法。通过外部控制器可对FPGA内部设计的多项参数进行设置,可支持32.000kbps~4.096Mbps范围内的多速率数据传输,适用于各种信道限带性能要求的传输系统。本论文使用一片FPGA芯片实现了信道编码(包括数据加扰、差分编码、卷积码、RS码、交织等)

基于FPGAHDL的随机读写I2C串行总线接口电路设计.rar

I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外

基于FPGA的图像采集与远程传输.rar

油气田井口监控存在现场环境恶劣、维护困难,现有设备功耗大、无法实现远程监控等问题,本课题设计了基于FPGA为核心的图像采集、处理与远程传输系统。 本文主要研究内容包括以下部分: 图像采集部分实现视频信号的A/D转换。选用PHILIPS公司的SAA7115视频解码芯片,在FPGA上设计虚拟I2C总线配置其内部寄存器,将PAL制式、500×582像素的图像信号解码为ITU-656格式的数字视频信号。

高效视频编码与其应用

<p>为什么要编码<br/>无压缩的视频流(8 bit YU420)数据量惊人,无法适用于现有的存储媒介和通讯带宽例如VCD(352X288x25FPS):45分钟的数据量约为10GB,需要265:1的压缩<br/>DVD(720×480×30FPS):2小时的数据量约为100GB,通常需要15:1的压缩高清节目广播(1920×1080×30FPS):通讯带宽24Mbps(未来希望两路),需要30

四路双工ADPCM处理器TP11362.

<p>摘要:TP1136为四信道双向信号码型变换器,既可将u律和A律的PCM码转换成40.32、24或okbps的ADPCM信号,也可将APCM信号转换成PCM信号,也可用作8信道单向转换器,各信道的工作均可单独设置。本文对TP11362的工作原理、引脚定义、功能控制等作了详细的讨论。</p><p>关键词:PCM ADPCM 帧频 码型变换 编译译码</p><p>1、功能简介</p><p>TPI1