Hynix

共 15 篇文章
Hynix 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 15 篇文章,持续更新中。

SDRAM读写控制器

verilog HDL 实现的SDRAM读写控制器。 实验条件 硬件平台: ALTERA FPGA :CycloneEP1C12Q240C8N SDRAM : hynix HY57V283220T-6 软件平台:Quartus II 6.0

基于GMS87C1404的干洗机自动控制系统设计

GMS87C1404是韩国HYNIX半导体公司采用CMOS技术生产的8位单片机,具有功耗低、运行速度高等特点,而且片内资源丰富,可广泛用于各类控制系统.文中介绍了 GMS87C1404MCU的性能特点

FPGA内嵌200MHz低噪声锁相环时钟发生器

FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪

基于FPGA的图像处理平台及3D加速引擎的设计.rar

3D加速引擎是3D图形加速系统的重要组成部分,以往在软件平台上对3D引擎的研究,实现了复杂的渲染模型和渲染算法,但这些复杂算法与模型在FPGA上综合实现具有一定难度,针对FPGA的3D加速引擎设计及其平台实现需要进一步研究。 本文在研究3D加速引擎结构的基础上,实现了基于FPGA的图像处理平台,使用模块化的思想,利用IP核技术分析设计实现了3D加速管道及其他模块,并进行了仿真、验证、实现。 图像处

监控用CMOS与CCD图像传感器对比

<p>CCD(Charge Coupled Device)图像传感器(以下简称CCD)和CMOS图像传感器(CMOS Image Sensor以下简称CIS)的主要区别是由感光单元及读出电路结构不同而导致制造工艺的不同。CCD感光单元实现光电转换后,以电荷的方式存贮并以电荷转移的方式顺序输出,需要专用的工艺制程实现;CIS图像感光单元为光电二极管,可在通用CMOS集成电路工艺制程中实现,除此之外还

eMMC详细介绍

<p>一. eMMC的概述</p><p>eMMC (Embedded MultiMedia Card) 为MMC协会所订立的内嵌式存储器标准规格,主要是针对手机产品为主。</p><p>eMMC的一个明显优势是在封装中集成了一个控制器, 它提供标准接口并管理闪存, 使得手机厂商就能专注于产品开</p><p>发的其它部分,并缩短向市场推出产品的时间。这些特点对于希望通过缩小光刻尺寸和降低成本的NAND

对应HYNIX nand 的JSC规格书

<p>我们代理的JeJu Semicon是韩国济州半导体的nand flash是使用hynix 32nm晶元,封测在hynix 封测厂WINPAC进行,厂商号是HYNIX的厂商号,就丝印改成JSC型号丝印。</p><p>因此与hynix nand flash只是型号不一样,硬件软件上都是一样的,直接更换贴片即。目前在网络摄像机,可视楼宇产品,考勤机,人脸识别等产品大量出货。</p><p>&nbsp

hynix nand flash datasheet

hynix nand flash datasheet

Hynix 2Gb 详细的数据手册 HY27UF(08/16)2G2A Series 2Gbit (256Mx8bit/128Mx16bit) NAND Flash

Hynix 2Gb 详细的数据手册 HY27UF(08/16)2G2A Series 2Gbit (256Mx8bit/128Mx16bit) NAND Flash

Hynix公司8M byte sdr sdram的verilog语言仿真实现。

Hynix公司8M byte sdr sdram的verilog语言仿真实现。

C51 V8 专业开发工具

<STRONG><FONT color=#003366 size=5>Keil C51 V8 </FONT>专业开发工具(PK51)<p></p></STRONG> <P class=MsoNormal style="MARGIN: 0cm 0cm 0pt; TEXT-ALIGN: left; mso-pagination: widow-orphan" align=left>&nbsp;</P>

LDO稳压器中动态频率补偿和限流保护的研究

文章针对LDO稳定性的问题,提出了一种内部动态频率补偿电路,使LDO线性稳压器的稳定性不<br /> 受负载电容的等效串联电阻的影响,其单位增益带宽也不随负载电流变化而改变,大大提高了瞬态响应特性;<br /> 采用Hynix 0.5 1TI CMOS工艺模型对电路进行仿真;此外,该电路在实现动态频率补偿的基础上又加人了<br /> 系统的过流保护功能,当负载电流大于限制电流时,LDO不能正常工作

pk51下载 (8051单片机开发工具)

<p class="MsoNormal" style="margin: 0cm 0cm 0pt; text-align: left; mso-pagination: widow-orphan" align="left">PK51是为8051系列单片机所设计的开发工具,支持所有8051系列衍生产品,,支持带扩展存储器和扩展指令集(例如Dallas390/5240/400,Philips 51MX,A

基于FPGA的图像处理平台及3D加速引擎的设计.rar

3D加速引擎是3D图形加速系统的重要组成部分,以往在软件平台上对3D引擎的研究,实现了复杂的渲染模型和渲染算法,但这些复杂算法与模型在FPGA上综合实现具有一定难度,针对FPGA的3D加速引擎设计及其平台实现需要进一步研究。 本文在研究3D加速引擎结构的基础上,实现了基于FPGA的图像处理平台,使用模块化的思想,利用IP核技术分析设计实现了3D加速管道及其他模块,并进行了仿真、验证、实现。 图像处

FPGA内嵌200MHz低噪声锁相环时钟发生器

FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪