HDTV
共 56 篇文章
HDTV 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 56 篇文章,持续更新中。
ti公司基于TM320DM642的mpeg2开发珍贵资料
ti公司基于TM320DM642的mpeg2开发珍贵资料,搞HDTV的一定要看看!
论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程
论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码
程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动
补偿三个关键模块人工编写了汇编语言程序、调整了流水线操作。经过优化,显
著提高了解码效率。通过软件仿真可以得出如下重要结论:1)进行人工汇编优
化之后的程序效率相比于仅仅采用C语言优化之后的程序效率提高了将近七倍;
2)人工汇编优
某天在看英国KISS的时候发现WWW.HDTV.COM.HK没有关闭时候的EM85XX DVDPLAY的代码。
某天在看英国KISS的时候发现WWW.HDTV.COM.HK没有关闭时候的EM85XX DVDPLAY的代码。
ADI在线工具简化工程师的设计
<p>
创新、效能、卓越是ADI公司的文化支柱。作为业界公认的全球领先数据转换和信号调理技术领先者,我们除了提供成千上万种产品以外,还开发了全面的设计工具,以便客户在整个设计阶段都能轻松快捷地评估电路。</p>
<p style="text-align: center;">
<img alt="ADI在线工具简化工程师的设计" src="http://www.elecfans.com/so
基于 FPGA 的 SDTV-HDTV 转换的研究与设计
一种采用Altera Cyclone Ⅲ FPGA将标准清晰度电视(SDTV)转换成高清晰度电视(HDTV)的方法.用图像插值技术,充分利用了原始图像,实现视频格式水平方向上行内像素点的增加及垂直方向上行数的提升,满足高清晰度电视格式的标准输出.整个上变换模块的复杂度低,易于硬件实现,完成了专用格式转换芯片的功能,在工程应用中有利于提高系统的集成度和灵活性.
基于 FPGA 的 SDTV-HDTV 转换的研究与设计
一种采用Altera Cyclone Ⅲ FPGA将标准清晰度电视(SDTV)转换成高清晰度电视(HDTV)的方法.用图像插值技术,充分利用了原始图像,实现视频格式水平方向上行内像素点的增加及垂直方向上行数的提升,满足高清晰度电视格式的标准输出.整个上变换模块的复杂度低,易于硬件实现,完成了专用格式转换芯片的功能,在工程应用中有利于提高系统的集成度和灵活性.
单片机应用技术选编11
<p>单片机应用技术选编(11) 目录 <br />
<br />
第一章 专题论述<br />
1.1 3种嵌入式操作系统的分析与比较(2)<br />
1.2 KEIL RTX51 TINY内核的分析与应用(8)<br />
1.3 中间件技术及其发展展望(13)<br />
1.4 嵌入式实时操作系统μC/OSⅡ的移植探讨(19)<br />
1.5 μC/OSⅡ的移
家用卫星电视接收机原理及检修_裴刚
卫星广播电视具有覆盖面积大、使用频率高、管束容量大、信号质量好等特点,它是未来数字电视(DTV)与高清晰电视(HDTV)的重要传播手段和电视技术的主要发展方向。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120331151154a9.jpg" style="width: 224px; height: 322px" />
ADI在线工具简化工程师的设计
<p>
创新、效能、卓越是ADI公司的文化支柱。作为业界公认的全球领先数据转换和信号调理技术领先者,我们除了提供成千上万种产品以外,还开发了全面的设计工具,以便客户在整个设计阶段都能轻松快捷地评估电路。</p>
<p style="text-align: center;">
<img alt="ADI在线工具简化工程师的设计" src="http://www.elecfans.com/so
HDTV视频内容在带宽受限的广播信道环境中传送方法
HDTV视频内容创作的繁荣以及在带宽受限的广播信道环境中传送这些视频内容的方法,不断催生新的视频压缩标准和相关视频图像处理设备。
面向高清电视的全数字音频系统的设计
随着数字录音和传输的出现,将数字信号源与数字处理直接结合起来提供端到端数字音频系统的想法看起来即将实现。端到端数字音频确保数字音频源—无论是CD、DVD 或<BR>HDTV—“原汁原味”地还原其录制或
HDMI工作原理.doc
HDMI工作原理现在HDTV格式开始流行起来了,在网上你到处能看到HDTV高清晰格式的各种影片的下载
DVBH发射端信道内码和调制部分的FPGA设计和实现
数字电视技术和超大规模深亚微米的系统级芯片设计技术是当前信息产业中最受关注的两个方向。它们的交叉就是数字电视应用中的一系列系统级芯片和超深亚微米专用集成电路。其中信道处理系统及其相关芯片更是集中了数字信号处理前向纠错编解码等数字电视传输的核心技术,成为设计和开发整个数字电视系统的关键之一。数字高清晰度电视(Digital HDTV)做为第三代电视标准,已成为当今世界高技术竞争的焦点,本文正是从这个
基于FPGA的JPEG编解码芯片设计
近年来,随着微电子技术的高速发展,数字图像压缩编码技术的逐渐成熟,实时图象处理在多媒体、HDTV、图像通信等领域有着越来越广泛的应用,图像压缩/解压的IC芯片也已成为多媒体技术的核心,实现这些算法芯片的研究成为信息产业的新热点.该文基于FPGA设计了JPEG图像压缩编解码芯片,通过改进算法优化结构,在合理地利用硬件资源的条件下,有效地挖掘出算法内在的并行性.在JPEG编码器设计中,改进了JEONG
采用FPGA实现基于ATCA架构的2.5Gbps串行背板接口
当前,在系统级互连设计中高速串行I/O技术迅速取代传统的并行I/O技术正成为业界趋势。人们已经意识到串行I/O“潮流”是不可避免的,因为在高于1Gbps的速度下,并行I/O方案已经达到了物理极限,不能再提供可靠和经济的信号同步方法。基于串行I/O的设计带来许多传统并行方法所无法提供的优点,包括:更少的器件引脚、更低的电路板空间要求、减少印刷电路板(PCB)层数、PCB布局布线更容易、接头更小、EM
HDTV码流发生器内置信源解码板和基于FPGA的显示器测试信号发生器的研究
该论文的工作主要分为两部分,第一部分是介绍与数字高清晰度电视(HDTV)码流发生器配套的信源解码板的设计与实现.信源解码板是整个码流发生器的重要组成部分,该论文在介绍相关标准MPEG-2和AC-3以及整个码流发生器功能的基础上提出了用ST公司的芯片组实现HDTV信源解码板的设计方案.论文详细分析了各个功能模块的具体设计方法以及实现时应注意的问题.目前该课题已经成功结题,各项技术指标完全符合合作单位