FIR

共 1,092 篇文章
FIR 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1092 篇文章,持续更新中。

FIR数字滤波器的FPGA实现

· 摘要:  针对乘法运算的高效,即在FPGA中实现FIR滤波器的关键实现进行了研究,给了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器.通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器.最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示.  

基于DSP的FIR滤波器设计中新型快速算法

·摘要:  针对DSP领域中使用奇数个点的FIR冲击响应设计滤波器时,只能使用效率较低的MAC指令的问题,提出了一种新的快速算法.通过理论分析推导出奇数个点FIR滤波器冲击响应的一种新表达式,根据该表达式设计了基于高效的FIRS指令为中心的算法.仿真表明,新算法的计算时间和传统算法相比大幅减少,可灵活地应用于实时性要求较高的高阶DSP FIR各种类型滤波器的设计中.

基于TS201的SAR方位向预处理器的优化设计

· 摘要:  为满足高分辨率、多模式合成孔径雷达(SAR)系统的方位向预处理需要,利用AD公司的高速DSP芯片ADSP-TS201来实现预处理功能,提高了距离向处理点数、FIR滤波器阶数和运算精度.预处理参数可以根据不同的需要实时改变.该文介绍了预处理器的原理,针对TS201的内部结构和指令特点对软件代码进行优化.实测表明,该预处理器在采用64阶FIR预滤波器、降4倍采样、输入

DSP的FIR滤波器代码

TI C6000 DSP的FIR滤波器代码

FIR滤波器原理及设计方法

简述了数字滤波器中的有限冲击响应(FIR) 滤波器原理 ,对 FIR 滤波器的窗函数设计方法进行了研究 ,并给出了仿真结果。

简化程序的设计

在Matlab/Simulink环境下,用图形化的方式设计DSP程序,可简化程序的设计。利用Embedded Targetfor T1 C2000 DSP工具包,设计DSP的ADC转换程序;利用Simulink的数字信号处理工具包,设计FIR滤波嚣进行滤波处理;给出在修改生成的C语言程序时如何使DSP能正确运行。设计的程序在TM$320LF2407A处理器上运行正确

fir滤波器

基于VHDL的fir数字滤波器 希望对大家有用

基于Matlab的FIR滤波器在DSP中的实现

·基于Matlab的FIR滤波器在DSP中的实现

基于FPGA的DDC中抽取滤波系统的设计

· 摘要:  探讨了DDC中抽取滤波系统的设计方法和基于DSP Builder的具体实现方案,采用CIC滤波器、HB滤波器、FIR滤波器三级级联的方式来降低采样率,并进行了模型仿真,结果表明设计是可行的. 

FIR滤波器

分布式算法在实现乘加功能时,是通过将各输入数据的每一对应位产生的部分积预先进行相加形成相应的部分积,然后再对各个部分积累加形成最终结果的,而传统算法是等到所有乘积已经产生之后再来相加完成乘加运算的。与传统串行算法相比,分布式算法可极大地减少硬件电路的规模,提高电路的执行速度。 实现一个FIR滤波器,基于分布式算法 输入数据宽度:8位 输出数据宽度:16位 阶数:16阶 滤波器经转换后(右移16位)

基于流水线的并行FIR滤波器设计

基于流水线技术,利用FPGA进行并行可重复配置高精度的FIR滤波器设计。使用VHDL可以很方便地改变滤波器的系数和阶数。在DSP中采用这种FIR滤波器的设计方法可以充分发挥FPGA的优势。

基于CSD编码的FIR数字滤波器优化设计

· 摘要:  研究数字滤波器的动机就在于它正成为一种主要的DSP操作,乘法运算是数字滤波器中的核心操作,其性能的好坏直接影响整个滤波器的特性.采用CSD编码技术来实现对数字滤波器的优化.实验结果表明,该方法的应用能提高乘累加器的运行性能,达到减少资源、优化面积的目的.数据还表明在最优状态下,CSD编码占用的资源仅仅是2C编码的26.7%,DA算法的40.7%. &nb

基于环网的多DSP系统的并行算法的设计

· 摘要:  在基于环网的多DSP系统上,应用并行块处理的策略讨论了并行算法设计的调度模型;对可100%利用的DSP 数目及调度模型的2个关键参数:块处理的时间和DSP间的延迟时间进行了具体的分析;将DSP上的处理过程和I/O设备上的处理过程分开,得到了更加接近真实计算环境的调度模型;给出了算法的性能评价准则;对FIR滤波器的并行算法进行了具体的设计和实现.在模拟环境下的测试结

基于DSP的无线通信资源冲突研究

· 摘要:  采用高性能价格比的美国德州仪器公司的TMS320C5402数字信号处理器,实现了移动电话车载免持底座系统,系统中存在时间、空间资源冲突.提出消耗多一点时间的方案解决空间资源冲突,以及减少中断次数和用IIR滤波器代替FIR滤波器的方案解决时间资源冲突.  

DSP芯片核内高性能移位器设计与验证

· 摘要:  移位类指令对于实现FIR、IIR等数字信号处理算法非常重要,为了快速的实现此类算法,介绍了一款16位嵌入式定点DSP芯片中核内移位器单元的设计.电路由一个移位阵列和指数提取单元、以及控制信号单元组成,采用改进的树形(Tree-Mux)结构,大大提高了其速度.使用0.18CMOS工艺,使得(16位输入40位输出)整个移位器得以实现;综合结果表明,最长时延为1.89n

一种基于混合数字滤波器的过零检测技术

· 摘要:  传统过零检测技术主要存在不能消除谐波、电压切痕,脉冲等噪音造成的虚假过零现象,给系统引入迟延、相移,并对电力系统频率变化敏感等弱点.根据预测FIR滤波理论,中值滤波技术,提出了在数字信号处理器(DSP)上实现基于混合数字滤波器的过零检测方法,能够消除虚假过零,补偿延迟和相移,对电力系统频率±0.2Hz变化鲁棒性强,并提出了确定预测FIR滤波器阶数的一般方法.最后仿

基于DSP_Builder的16阶FIR滤波器实现

·基于DSP_Builder的16阶FIR滤波器实现

FIR数字滤波器设计

基于TMS320VC5509A DSP的FIR数字滤波器设计

基于DSP的语音滤波器设计实现

·摘要:  本文利用DSP芯片的高速处理能力,设计了一款FIR低通语言滤波器,实现了对语音信号高音部分的滤波.经过实验验证在改善语音信噪比方面有明显改善.

基于Nios的聚类向量ARMA轴温探测器--列车轴温探测系统的信号处理

· 摘要:  阐述了在向量ARMA(Auto-Regressive Moving Average,自回归滑动平均)模型中的聚类算法,介绍了使用Altera DSP Builder和SOPC Builder实现聚类向量自回归滑动平均的卡尔曼最优平滑滤波器的设计方法,给出了聚类向量ARMA卡尔曼最优平滑滤波器的设计框图,比较了32阶FIR(Finite Impulse Respon