FEC
共 54 篇文章
FEC 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 54 篇文章,持续更新中。
该代码是802.3ap推荐代码fir吗(42,33)的编码器和解码器,该代码采用C语言实现,可以完成译码功能,该代码采用并行编译码方式实现,可以应用于100G以太网的FEC
该代码是802.3ap推荐代码fir吗(42,33)的编码器和解码器,该代码采用C语言实现,可以完成译码功能,该代码采用并行编译码方式实现,可以应用于100G以太网的FEC
Reed Solomon channel FEC coding algorithm source code
Reed Solomon channel FEC coding algorithm source code
2/3了FEC 编码/译码的一种算法,能纠正一位错误
2/3了FEC 编码/译码的一种算法,能纠正一位错误
LDPC FEC 802.3 support IP Design Note
LDPC FEC 802.3 support IP Design Note
i.mx27开发板的整套详细原理图
i.mx27开发板的整套详细原理图,包括:DDR SDRAM, NAND FLASH, NOR FLASH, USB OTG, USB HOST,FEC PHY, UART,JTAG等等接口
LDPC已经成为现在很流行的FEC码
LDPC已经成为现在很流行的FEC码,这是一篇讲述QC-LDPC编码的经典论文,作者是IEEE终身会员林舒,对目前常用的QC-LDPC编码作了详尽的描述
read solomon fec for wireless comm
read solomon fec for wireless comm
锂离子正极电池材料技术及工艺简述
<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt"><I>锂离子正极电池材料<p></p></I></P>
<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt"><p><FONT face=Arial size=5> </FONT></p></P>
<P class=MsoNormal style="MAR
单片机音乐中音调和节拍的确定方法
<P>单片机音乐中音调和节拍的确定方法:调号-音乐上指用以确定乐曲主音高度的符号。<BR>很明显一个八度就有12个半音。<BR>A、B、C、D、E、F、G。经过声学家的研究,全世界都用这些字母来表示固定的音高。比如,A这个音,标准的音高为每秒钟振动440周。</P>
<P>升C调:1=#C,也就是降D调:1=BD;277(频率)<BR>升D调:1=#D,也就是降E调:1=BE;311<BR>升F调
LOBS边缘节点突发包组装和光板FPGA实现
近年来提出的光突发交换OBS(Optical.Burst Switching)技术,结合了光路交换(OCS)与光分组交换(OPS)的优点,有效支持高突发、高速率的多种业务,成为目前研究的热点和前沿。 本论文围绕国家“863”计划资助课题“光突发交换关键技术和试验系统”,主要涉及两个方面:LOBS边缘节点核心板和光板FPGA的实现方案,重点关注于边缘节点核心板突发包组装算法。 本文第一章首先介绍LO
LT8900 2.4G RF 射频
LT8900是LDT公司生产的一款低成本,高集成度的2.4GHZ的无线收发芯片,片上集成发射机,接收机,频率综合器,GFSK调制解调器。发射机支持功率可调,接收机采用数字扩展通信机制,在复杂环境和强干扰条件下,可以达到优良的收发性能。外围电路简单,只需搭配MCU以及少数外围被动器件。LT8900传输GFSK信号,发射功率约为2dBm,最大可以到6dBm。接收机采用低中频结构,接收灵敏度可以达到-8
FPGA用于160Gbs高速光纤通信系统中PMD补偿的研究
偏振模色散(PMD)是限制光通信系统向高速率和大容量扩展的主要障碍,尤其是160Gb/s光传输系统中,由PMD引起的脉冲畸变现象更加严重。为了克服PMD带来的危害,国内外已经开始了对PMD补偿的研究。但是目前的补偿系统复杂、成本高且补偿效果不理想,因此采用前向纠错(FEC)和偏振扰偏器配合抑制PMD的方法,可以实现低成本的PMD补偿。 在实验中将扰偏器连入光时分复用系统,通过观察其工作前后的脉冲波
基于FPGA的前向纠错算法和电路设计
本文研究数字音频无线传输中的前向纠错(FEC)算法和电路的设计及实现.在本文中介绍了一种基于Altera公司的FPGA Cyclone芯片的实现方案.文章首先介绍了本前向纠错系统采用的方案,然后从总体规划的角度介绍了整个系统的内部结构、模块划分及所采用的设计方法和编程风格.之后对各个模块的设计进行了详细的描述,并给出了测试数据、实现结果及时序仿真波形图,并对设计的硬件下载验证进行了详细描述.本文对
数字电视地面广播传输系统发端FPGA设计与实现.rar
本项目完成的是基于中国“数字电视地面广播传输系统帧结构、信道编码和调制”国家标准的发射端系统FPGA设计与实现。在本设计中,系统采用了Stratix系列的EP1S80F1020C5 FPGA为基础构建的主硬件处理平台。对于发射端系统,数据处理部分的扰码器(随机化)、前向纠错编码(FEC)、符号星座映射、符号交织、系统信息复用、频域交织、帧体数据处理(OFDM调制)、同步PN头插入、以及信号成形4倍