Cyclone
共 456 篇文章
Cyclone 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 456 篇文章,持续更新中。
一个Altera Cyclone PCI开发板的配套样板源代码
<p>一个Altera Cyclone PCI开发板的配套样板源代码</p><p><img src="/uploads/pic/65/b65/3698b545538bdae102169de85274fb65-1.png" alt="一个Altera Cyclone PCI开发板的配套样板源代码" title="一个Altera Cyclone PCI开发板的配套样板源代码"></p>
Cyclone III FPGA Nios II LCD开发程序,包括QuartusII工程
<p>Cyclone III FPGA Nios II LCD开发程序,包括QuartusII工程</p><p><img src="/uploads/pic/75/375/56f1d9c30a6541b5a177e503073f7375-1.png" alt="Cyclone III FPGA Nios II LCD开发程序,包括QuartusII工程" title="Cyclone III FP
ad9910 DDS板 VHDL源代码,在Cyclone II FPGA上调试通过
<p>ad9910 DDS板 VHDL源代码,在Cyclone II FPGA上调试通过</p><p><img src="/uploads/pic/36/036/73a29d6dc2e6a6254ac3bbc88c94b036-1.png" alt="ad9910 DDS板 VHDL源代码,在Cyclone II FPGA上调试通过" title="ad9910 DDS板 VHDL源代码,在Cyc
ALtera FPGA CYCLONE系列的功耗计算工具
<p>ALtera FPGA CYCLONE系列的功耗计算工具</p><p><img src="/uploads/pic/9c/09c/2a47b6eecd00fd969ee23abf6d7e209c-1.png" alt="ALtera FPGA CYCLONE系列的功耗计算工具" title="ALtera FPGA CYCLONE系列的功耗计算工具"></p>
cyclone 2c35 开发板sram测试的verilog代码
<p>cyclone 2c35 开发板sram测试的verilog代码</p><p><img src="/uploads/pic/89/989/c88585b70b9de9a62bad68028d9b0989-1.png" alt="cyclone 2c35 开发板sram测试的verilog代码" title="cyclone 2c35 开发板sram测试的verilog代码"></p>
例程用于 CYCLONE II ep2c5t144 开发板测试
<p>例程用于 CYCLONE II ep2c5t144 开发板测试</p><p><img src="/uploads/pic/ad/cad/bc0591d784e7bcabdfb446192fe3dcad-1.png" alt="例程用于 CYCLONE II ep2c5t144 开发板测试" title="例程用于 CYCLONE II ep2c5t144 开发板测试"></p>
基于SOPC技术的便携式心电监护仪的研究.rar
随着人们生活水平的提高、生活节奏的加快,心血管疾病的发病率迅速上升,已成为威胁人类身体健康的主要因素之一。由于心脏病的发作具有突发性的特点,患者不可能长时间地静卧在医院,但又需实时得到医护人员的监护,所以研发高性能的便携式心电监护仪就具有十分重要的意义。在现有的医疗、社会的科技的背景下,凸显在医学监护领域已经朝着个人化、便携化和多功能化的方向发展,因而需要这样的系统来顺应其发展。 针对以上所述,本
基于嵌入式机器视觉控制系统的研究.rar
随着现代技术的高速发展,人们对各种设备的智能化程度要求越来越高。作为信息最佳代表形式之一的视觉图像及其处理已经逐步成为众多学科的融合点,应用于生产实际,为人类带来了巨大的经济和社会效益。 视觉是人类信息的主要来源,随着自动控制技术及机器视觉技术的发展,其基于机器视觉控制系统的研究占据越来越重要的地位。如果将机器视觉控制系统建立在嵌入式系统平台上,形成基于嵌入式机器视觉的控制系统,将极大地拓展机器视
基于FPGA技术的相位频率跟踪方法的研究.rar
相位频率跟踪技术,即锁相环技术自1932年由De Bellescize提出至今,已经得到了广泛的应用与发展。全数字锁相环与模拟锁相环相比具有性能稳定、工作可靠和易于集成等优点,因而在数字通信和自动控制等领域得到了广泛的应用。随着大规模、超高速集成电路和FPGA的出现和飞速发展,数字系统的集成度越来越高,运算速度越来越快,这使得全数字锁相环在各个领域中的应用也越来越广泛。 在理论分析方面,对模拟锁相
FIR数字滤波器的FPGA最佳实现方法研究.rar
在图像处理、数据传输、雷达接收等现代信号处理领域,对信号处理的稳定性、实时性和灵活性都有很高的要求。FIR数字滤波器因其线性相位特性满足了现代信号处理领域对滤波器的高性能要求,成为应用最广泛的数字滤波器之一。高密度的FPGA兼顾实时性和灵活性,为FIR数字滤波器的实现提供了强大的硬件支持。 现今FIR数字滤波器的FPGA实现方法中最常用的是基于DA的实现方法和基于CSD编码的实现方法,本文对这两种
基于FPGA的液晶控制器的设计与实现.rar
随着以计算机技术为核心的信息技术的迅速发展以及信息的爆炸式增长,人类获得的视觉信息很大一部分是从各种各样的电子显示器件上获得的。这对显示器件的要求也越来越高。在这些因素的驱动下,显示技术也取得了飞速的发展。使用FPGA/CPLD设计的液晶控制器具有很高的灵活性,可以根据不同的液晶类型、尺寸、使用场合,特别是不同的工业产品,做一些特殊的设计,以最小的代价满足系统的要求。而且可以解决通用的液晶显示控制
基于FPGA数控精插补芯片的设计.rar
本文着重研究用现场可编程门阵列(FPGA)来开发设计精插补芯片。选用Altera公司的Cyclone系列的EP1C3T144C8芯片设计了逐点比较法,数字积分法和比较积分法三种经典插补算法,并对各种算法模块进行了仿真验证。又设计了三个算法选通信号,将三种算法模块综合成了一个整电路。 在完成了FPGA内部三种算法的实现后,设计以一个STC单片机为粗插补处理器的FPGA实验开发系统,并制作了PCB板。
基于FPGA和CAN总线的八通道数字频率测量系统的研制.rar
频率测量作为电子学测量中最为重要的测量之一,应用非常广泛。由于频率信号抗干扰性强,易于传输,因此可以获得较高的测量精度目前许多高精度的频率测量系统都采用单片机加上外部的高速计数器来实现。然而在这种设计中,由于PCB板的集成度不高,导致PCB面积大,信号走线长,因此难以提高计数器的工作频率。此外,PCB板的集成度不高还会使得高频信号容易受到外界的干扰,从而大大降低了测量的精度。 本论文将介绍另一种方
基于FPGA的调制解调器的研究和设计.rar
当今电子系统的设计是以大规模FPGA为物理载体的系统芯片的设计,基于FPGA的片上系统可称为可编程片上系统(SOPC)。SOPC的设计是以知识产权核(IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的EDA工具进行的。 本文在介绍了FPGA与SOPC相关技术的基础上,给出了SOPC技术开发调制解调器的方案。在分析设计软件Matlab/DSP(Digital Signal Pr
UWB中Viterbi译码器的FPGA设计与实现.rar
超宽带(UwB)是一种采用ns级脉冲信号宽度、占用GHz级信号频谱、发送功率极低、适用于短距离的无线通信技术.以高分辨率、高截获率、信息含量大和能探测隐蔽目标等优点而成为无线通信领域研究和开发的一个热点.由于超宽带信号发射功率低、信息含量大,容易受到各种干扰,因此降低数据传输的误码率,提高通信的抗干扰能力是一个关键问题,通常采用信道编码来提高通信系统信息传输的可靠性.UWB系统采用IEEE 802
ARMFPGA嵌入式系统设计及在测量仪器上的应用.pdf
目前在各行各业中应用种类繁多的测量仪器随着仪器性能指标要求的逐渐提升以及功能的不断拓展,对仪器控制系统的实时性和集成化程度等性能的要求也越来越高。目前发展的趋势是开放式、集成度向芯片级靠拢的高实时性仪器。针对目前传统的系统设计存在着功能简单、速度慢、实时性差、对数据的再加工处理能力极为有限等问题,本文根据课题需要提出了一种基于ARM+FPGA架构的高速实时数据采集嵌入式系统方案,应用在小功率半导体
FPGA图像处理板设计
VLSI(超大规模集成电路)的快速发展,使得FPGA技术得到了迅猛发展,FPGA的快速发展又为实时图像处理在算法、系统结构上带来了新的方法和思路,全景图像处理是实时图像处理中一个崭新的领域,其在视频监视领域内有广泛的应用前景。 本文首先介绍了全景图像处理的发展状况,课题的主要背景、国内外发展现状、课题的研究意义、课题的来源和本文的主要研究工作及论文组织结构。然后在第二章中介绍了FPGA的发展,FP
IEEE 802.11信道编解码及交织解交织的FPGA实现
随着纠错编码理论研究的不断深入,纠错码的实际应用越来越广泛。卷积码作为其中重要的一种,已被大多数通信系统所采用。(2,1,7)卷积码是一种短约束长度最佳码,编、译码器易于实现,且具有较强的纠错能力。 本文研究了IEEE 802.11协议中(2,1,7)卷积码编码、交织解交织及其软判决高速Viterbi译码的实现问题。 首先介绍了IEEE 802.11无线局域网标准及规范,然后介绍了信道编解码中卷积
保密通信中RS编解码的FPGA实现
由于信道中存在干扰,数字信号在信道中传输的过程中会产生误码.为了提高通信质量,保证通信的正确性和可靠性,通常采用差错控制的方法来纠正传输过程中的错误.本文的目的就是研究如何通过差错控制的方法以提高通信质量,保证传输的正确性和可靠性.重点研究一种信道编解码的算法和逻辑电路的实现方法,并在硬件上验证,利用码流传输的测试方法,对设计进行测试.在以上的研究基础之上,横向扩展和课题相关问题的研究,包括FPG
基于FPGA的DDS信号源的设计
频率合成技术广泛应用于通信、航空航天、仪器仪表等领域,目前,常用的频率合成技术有直接频率合成、锁相频率合成和直接数字频率合成(DDS)等。其中DDS是一种新的频率合成方法,是频率合成的一次革命。全数字化的DDS技术由于具有频率分辨率高、频率切换速度快、相位噪声低和频率稳定度高等优点而成为现代频率合成技术中的佼佼者。随着数字集成电路、微电子技术和EDA技术的深入研究,DDS技术得到了飞速的发展。 D