Chip
共 1,113 篇文章
Chip 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1113 篇文章,持续更新中。
基于IP核复用的SoC设计技术探讨
以 IP(Intellectual Property )核复用为基础的SoC(System on a Chip,简称SoC)设计是以软硬件协同设计为主要设计方法的芯片设计技术。本文从IP 核复用技术、
使用WSI的PSD4XX 和PSD5XX 系列和MC68HC711K4微控制器,进行高性能M68HC11微控制器系统的设计
This application note covers conversion from a single-chip MC68HC711K4 microcontroller (MCU) system
通过片上的同步串行接口实现异步串行接口的仿真
The C500 microcontroller family provides usually only one on-chip asynchronous serial communication
MC68360四集成通讯控制器特性简介
The MC68360 Quad Integrated Communication Controller is a versatile one-chip integrated microprocess
使用32位微控制器TriCore的看门狗定时器的方法和实例
Infineon TriCore 32-bit microcontrollers provide a Watchdog Timer (WDT) on-chip.<BR>This application
TS7514 提供了在V.23标准应用中典型应用方案
The TS7514 is a single chip F.S.K. voiceband<BR>modem offering a real low cost powerful solution<BR>
LPC2132FBD64 PDF资料
Single-chip 16/32-bit microcontrollers; 32/64/128/256/512 kB
ISP/IAP Flash with 10-bit ADC and DAC
Rev. 02 — 15 April 2005 Preliminary data sheet
SOC测试访问机制
以复用为基础,通过测试访问机制(TAM, Test Access Mechanism)实现对深嵌在SOC(System On Chip)内部的IP 核(Intellectual Property, 知
基于FPGA的8位增强型CPU设计与验证
随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础上,按照至顶向下的模
PID控制基于混沌RBF网络在炉灶的应用
Introduces the ceramic stove controlling system controlled by MSP430 single-chip computer. The syste
静态影像压缩编码标准JPEG基本模式研究与FPGA实现
该文研究在XILINX公司的FPGA芯片SPARTAN Ⅱ上实现JPEG基本模式的压缩编码标准,选用硬件描述语言Verilog,在开发工具Foundation4.1集成环境中完成软核的综合、布局布线、芯片映射及仿真验证.文章首先介绍了JPEG基本模式的的压缩编码标准,然后从总体规划的角度介绍了整个系统的内部结构、层次划分及所采用的设计方法和编程风格.之后对各个模块的设计进行了详细的描述,并给出了测
LM358
LM357 英文手册 LM357芯片价钱为1人民币左右-LM357 Manual English LM357 chip price for one yuan
114341531
基于单片机的录放系统设计 录音芯片为ISD2560-Recording system based on single-chip design for ISD2560 audio chip
红外动目标识别跟踪系统DSPFPGA硬件设计与实现
视频目标识别与跟踪技术是当今世界重要的研究课题,它涉及图像处理、自动控制、计算机应用等学科,该文主要论述该项目的具体实现及相关理论分析,重点在于该系统的硬件模块实现及分析.该系统的硬件模块是典型的高速数字电路,这也是当今世界电路设计的一大热点.同时,该系统的硬件模块不同于传统的模拟、数字电路.严格的说它是基于可编程芯片的系统(System On Programmable Chip).它与传统电路的
USART
基于ATmega16单片机设计的串口波特率发送程序。下载方便。-ATmega16-based single-chip serial port baud rate to send the design
WCDMA多用户检测算法的研究和下行链路解复用技术的FPGA实现
本文首先在介绍多用户检测技术的原理以及系统模型的基础上,对比分析了几种多用户检测算法的性能,给出了算法选择的依据。为了同时克服多址干扰和多径干扰,给出了融合多用户检测与分集合并技术的接收机结构。 接着,针对WCDMA反向链路信道结构,介绍了扩频使用的OVSF码和扰码,分析了扰码的延时自相关特性和互相关特性,指出了存在多址干扰和多径干扰的根源。在此基础上,给出了解相关检测器的数学公式推导和结构框图,
基于FPGA的π4-DQPSK全数字中频发射机和接收机的实现
本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的特点。 近年来现场可编程门阵列(FPGA)器件在芯片逻辑规模和处理速度等方面性能的迅速提高,用硬件编程实现无线功能的软件无线电技术在理论和实用化上都趋于成熟和完善,因此可以把数字调制,数字上/下变频,
介绍对16位微控制器88C166的闪速存储器的保护实例及应用
Siemens 88C166 16-bit microcontrollers provide 32 KBytes Flash memory on-chip, which can be protecte
USB设备芯片型号检测工具,Chip Genius V2.72
USB设备芯片型号检测工具,Chip Genius V2.72
wishbone spec
WISHBONE System-on-Chip (SoC)Interconnection Architecture for Portable IP Cores