C语言仿真

共 196 篇文章
C语言仿真 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 196 篇文章,持续更新中。

基于Multisim的高通滤波器的设计与仿真分析

<span id="LbZY">高通滤波为实现高频信号能正常通过,而低于设定临界值的低频信号则被阻隔、减弱。但是阻隔、减弱的幅度则会依据不同的频率以及不同的滤波程序而改变。文中阐述了对电压转移函数推导分析及电路性能的要求,并利用Multisim仿真软件对其频幅特性的分析进行。<br /> <br /> <img alt="" src="http://dl.eeworm.com/ele/img/31

占空比可调矩形波产生电路

占空比可调矩形波产生电路 multisim仿真

秒表课程设计

秒表课程设计,基于Multisim10仿真

I2C上拉电阻取值问题

I2C 的上拉电阻可以是1.5K,2.2K,4.7K, 电阻的大小对时序有一定影响,对信号的上升时间和下降时间也有影响,一般接1.5K 或2.2K.<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12032115060B50.jpg" />

Multisim温度扫描分析在模拟电子技术的应用

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">为了讨论温度对模拟电子电路的影响,采用Multisim10仿真软件中的温度扫描分析进行仿真,分析了温度对放大电路的静态工作点以及输出波形的影响,同时验证

电感和磁珠的区别及应用场合和作用

<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P> <P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

电位计讯号转换器

电位计讯号转换器 AT-PM1-P1-DN-ADL 1.产品说明 AT系列转换器/分配器主要设计使用于一般讯号迴路中之转换与隔离;如 4~20mA、0~10V、热电偶(Type K, J, E, T)、热电阻(Rtd-Pt100Ω)、荷重元、电位计(三線式)、电阻(二線式)及交流电压/电流等讯号,机种齐全。 此款薄型设计的转换器/分配器,除了能提供两组讯号输出(输出间隔离)或24V激发电源供传送器

5-12GHz新型复合管宽带功率放大器设计

<p> 采用微波仿真软件AWR对电路结构进行了优化和仿真,结果显示,在5~12 GHz频带内,复合晶体管结构的输出阻抗值更稳定,带宽得到有效扩展,最高增益达到11 dB,带内波动&lt;0.5 dB,在9 GHz工作频率时,其1 dB压缩点处的输出功率为26 dBm。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12

占空比不可调矩形波产生电路 multisim 仿真

占空比不可调矩形波产生电路 multisim 仿真

高增益低功耗恒跨导轨到轨CMOS运放设计

<span id="LbZY">基于CSMC的0.5 &mu;mCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63

西门子S7-200 CPU PID控制图解

<p> PID控制器由比例单元(P)、积分单元(I)和微分单元(D)组成。其输入e (t)与输出u (t)的关系为 u(t)=kp[e(t)+1/TI&int;e(t)dt+TD*de(t)/dt] 式中积分的上下限分别是0和t</p> <p> 因此它的传递函数为:G(s)=U(s)/E(s)=kp[1+1/(TI*s)+TD*s]</p> <p> 其中kp为比例系数; TI为积分时间常数;

E54显示器整机线路分析

经整流桥整流出的直流电压 110V,由D906 整流,经R911,R912 后,再由C911 滤波,到UC3842 的⑦脚,当⑦脚,当⑦脚电压在16V-34V 之间时,UC3842 开始工作,此时⑧脚有了5V 的基准电压,⑥脚输出脉冲,使开关管Q901 导通,此时,变压器初级线圈(4-6)有电流产生,产生感应电动势,根据互感原理,初级线圈(1-2)也产生感应电压,经R913,D910 整流C911

波形及序列信号发生器设计

设计由555、移位寄存器、D/A转换器、PLD等器件构成的多路序列信号输出和阶梯波输出的发生器电路,重点学习555、D/A转换器及可编程逻辑器件的原理及应用方法。用Proteus软件仿真;实验测试技术指标及功能、绘制信号波形。

gm7121c ITU656信号转CVBS

<br />

基于可逆逻辑电路的脉冲分配器设计

<span id="LbZY">可逆逻辑电路能大幅度降低能耗,越来越受到研究人员重视。运用可逆逻辑电路对传统脉冲分配器进行可逆设计,并提供了物理实现方法。首先对传统的脉冲分配器中的触发器和计数器进行可逆设计,然后将传统脉冲分配器的中的计数器进行替换,最后将可逆计数器和译码器级联,从而构建可逆脉冲分配器。仿真结果表明实现了脉冲分配器的功能。<br /> <img alt="" src="http:/

ZCS PWM DC-DC变换器的建模

<p> 分析了ZCS PWM DC/DC变换器电路的工作原理,探讨了主要参数的设定,并建立了基于Matlab的仿真模型,通过选择参数对仿真模型和程序进行校核和调试.</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12020Q5203Q02.jpg" style="width: 362px; height: 213px"

基于ATF54143平衡式低噪声放大器的设计

基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90&deg;相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低噪声系数和良好地驻波比要求。此文也为后面电路的设计和调试提供

凌力尔特工业信号链路

<div> Industrial systems demand semiconductors that are precise, flexibleand reliable. Linear Technology offers a broad line of high performanceanalog ICs that simplify system design with rugged devi

Quartus_II_11.0_x86破解器下载

Quartus_II_11.0_x86破解器下载方法:<br /> 首先安装Quartus II 11.0软件(默认是32/64-Bit一起安装):<br /> 用Quartus_II_11.0_x86破解器(内部版).exe破解C:\altera\11.0\quartus\bin下的sys_cpt.dll文件(运行Quartus_II_11.0_x86破解器(内部版).exe后,直接点击&ldq