Beyond Compare
共 152 篇文章
Beyond Compare 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 152 篇文章,持续更新中。
Verilog Coding Style for Efficient Digital Design
<p>
</p>
<div>
In this paper, we discuss efficient coding and design styles using verilog. This can beimmensely helpful for any digital designer initiating designs. Here, we address different
Verilog Coding Style for Efficient Digital Design
<p>
</p>
<div>
In this paper, we discuss efficient coding and design styles using verilog. This can beimmensely helpful for any digital designer initiating designs. Here, we address different
Xilinx UltraScale:新一代架构满足您的新一代架构需求(EN)
<p>
<span style="color:#ff0000;"><strong>中文版详情浏览</strong></span>:<a href="http://www.elecfans.com/emb/fpga/20130715324029.html">http://www.elecfans.com/emb/fpga/20130715324029.html</a></p>
<p>
X
微处理器dsPIC33F在微机保护装置中的应用
数字信号处理器dsPIC33F集多通道高精度A/D转换、多通讯模式、看门狗、CMOS Flash技术等于一体,其内部可完成所有数据操作,实现总线不出芯片技术。将该处理器应用于微机保护装置,提出基于dsPIC33F微处理器的微机保护装置的设计方案,给出相应的接口电路与软件流程。该设计方案结构简单,性价比及可靠性高,开发周期短,具有一定的实用推广价值。所研制的微机保护装置现场运行效果良好。
<DL
Xilinx UltraScale:新一代架构满足您的新一代架构需求(EN)
<p>
<span style="color:#ff0000;"><strong>中文版详情浏览</strong></span>:<a href="http://www.elecfans.com/emb/fpga/20130715324029.html">http://www.elecfans.com/emb/fpga/20130715324029.html</a></p>
<p>
X
SPMC65系列单片机编程指南(中文版)
SPMC65系列单片机编程指南(中文版):SPMC65X系列是由凌阳公司设计开发的8位微控制器。每款芯片都独具特色,同时凌阳公司还开发了一款仿真芯片ECMC653,专门用于SPMC65X系列的仿真。采用 SPMC65 CPU 核,凌阳公司新开发了功能强大的8位SPMC65系列CPU。该系列CPU 具有可编程的通用I/O端口、不同大小的ROM 和RAM 区、8位/16位定时/计数器、强大的CCP (
An easy way to work with Exter
Internal Interrupts are used to respond to asynchronous requests from a certain part of the<BR>microcontroller that needs to be serviced. Each peripheral in the TriCore as well as the<BR>Bus Control U
高速数字系统设计下载pdf
高速数字系统设计下载pdf:High-Speed Digital System<BR>Design—A Handbook of<BR>Interconnect Theory and Design<BR>Practices<BR>Stephen H. Hall<BR>Garrett W. Hall<BR>James A. McCall<BR>A Wiley-Interscience Publicat
将您的微控制器ADC升级至真正的12位性能
<p>
</p>
<div>
Many 8-bit and 16-bit microcontrollers feature 10-bitinternal ADCs. A few include 12-bit ADCs, but these oftenhave poor or nonexistent AC specifi cations, and certainlylack the
音频数模转换器DAC抖动的灵敏度分析
<div>
Abstract: This application note describes how sampling clock jitter (time interval error or "TIE jitter") affectsthe performance of delta-sigma digital-to-analog converters (DACs). Ne
C8051F020
<p>
HIGH SPEED 8051 μC CORE<br />
- Pipe-lined Instruction Architecture; Executes 70% of Instructions in 1 or 2<br />
System Clocks<br />
- Up to 25MIPS Throughput with 25MHz System Clock<br />
基于FPGA的空时分组码的设计与实现
随着第三代移动通信系统(3G)向商业化的迈进,以及超三代(Beyond 3G) 或被称之为第四代(4G)移动通信系统的发展,对更高速率、更大容量和更好服务质量的通信系统的需求正在不断增长。另一方面,可利用的无线频谱资源是有限...