BIT测试
共 79 篇文章
BIT测试 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 79 篇文章,持续更新中。
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
ADC模数转换器有效位计算
<p>
将模拟信号转换为数字信号后再进行处理,是当前信号处理普遍使用的方法,模数转换器(ADC)就是将模拟信号转换为数字信号的器件,所以计算其有效转换位数对系统性能评估就显得尤为重要。文中结合项目工程实践,讨论了ADC有效转换位数的两种测试方法:噪声测试法和信噪比测试法,并对两种方法进行了仿真与分析。<br />
<img alt="" src="http://dl.eeworm.com/el
三态门总线传输电路的Multisim仿真方案
<span id="LbZY">基于探索仿真三态门总线传输电路的目的,采用Multisim10仿真软件对总线连接的三态门分时轮流工作时的波形进行了仿真实验测试,给出了仿真实验方案,即用Multisim仿真软件构成环形计数器产生各个三态门的控制信号、用脉冲信号源产生各个三态门不同输入数据信号,用Multisim仿真软件中的逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,结
MOS管驱动基础和时间功耗计算
MOS关模型
<P>Cgs:由源极和沟道区域重叠的电极形成的,其电容值是由实际区域的大小和在不同工作条件下保持恒定。Cgd:是两个不同作用的结果。第一JFET区域和门电极的重叠,第二是耗尽区电容(非线性)。等效的Cgd电容是一个Vds电压的函数。Cds:也是非线性的电容,它是体二极管的结电容,也是和电压相关的。这些电容都是由Spec上面的Crss,Ciss和Coss决定的。由于Cgd同时在输入和输
ISA总线多通道控制电路方案
该电路集成了16路光耦隔离输入电路和8路继电器输出电路,可在ISA总线的控制下完成数据信号、指令信号和电源信号的输入输出。实际应用结果表明,该多通道控制电路的信号分配传输频率可达6.5 MHz,完全达到设计要求;该电路按国家军用标准设计定型,在测试领域具有广阔的应用前景。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-1202
一种改进的动态反馈负载均衡算法
<span id="LbZY"> 在集群系统中,负载均衡算法是影响系统性能的关键因素之一。为了进一步提高集群系统的性能,有必要对负载均衡算法进行优化。通过对最小连接算法和DFB(Dynamic Feed-Back)算法的详细分析,提出了一种改进的动态反馈负载均衡算法。该算法通过收集每台服务器的实时性能参数,动态地计算出各服务节点的分配概率,并由此决定用户请求分配给哪一个服务节点。通过对上
石英晶体振荡器性能参数测试系统研究
<span id="LbZY">文章介绍了石英晶体振荡器的特点及性能参数,由于人工测量繁琐,且容易出错等不足,提出了一种智能测量方法。该方法利用计算机控制技术,实现自动测试石英晶体振荡器的性能参数,并打印测试结果,减少了强度,提高了检测效率。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130H4163615J8.jpg" styl
高集成四通道工业控制应用的电压输出DAC
<p>
</p>
<div>
Digital-to-analog converters (DACs) are prevalent inindustrial control and automated test applications.General-purpose automated test equipment often requiresmany channels of pr
单端10-bit SAR ADC IP核的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1
基于DDFS的程控音频仪器测试信号源设计
<span id="LbZY">文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波
高速数字电路测试技术
高速数字电路测试技术
MILMEGA新款EMC测试放大器
2010年4月13日, 专业设计和制造固态高功率宽带放大器的MILMEGA公司于2010年亚太区电磁兼容(APEMC)国际学术大会及展览会期间宣布推出一款新的放大器产品。该款产品主要针对商用EMC测试IEC 61000-4-3 标准(覆盖频率范围为80 MHz~1 GHz)。MILMEGA的这一新产品将给EMC测试领域带来革命性的突破。
机械工程测试技术基础
<P>课程教学情况简介(课程内容设计是否符合科学性、先进性和教育教学的规律,教学内容的组织与安排,运用现代信息技术情况,课程及教学改革情况,理论教学与实践教学结合情况,教学效果等)</P>
<P>测试技术是机械工程学院本科生的一门专业技术基础课,其研究的对象是机械工程动态测试中常用的传感器、中间变换电路及记录仪器的工作原理,以及其静、动态特性的评价方法和测试信号分析、处理及几种常用物理量的动态测试
调频调制度监视仪/监视器/分析仪
该款立体声调制度监视仪/分析仪可以保证FM发射记优质工作和 FM 电台保持在最大的调制电平或对发射机的性能进行检测。根据全美和国际标准,该款监视仪特设频率合成的RF预选器,可按50KHZ档预选频率。精确 的 基带解调,PLL 立体声信道解码,线性相位滤波器,为监视调制度电平和性能的检测提供了全面的方便的测试。多路音频输入可供检测和外接失真仪。该款仪器外接天线时可与低电平 RF输入端连接,也可经传输
3GHz射频信号源模块GR6710
产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任
自动跟踪工频陷波器的研究与设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">介绍了一种新型线性自动跟踪工频陷波器的电路结构。该陷波器应用于电子束曝光机束流测量电路中,用来抑制工频干扰对测量精度的影响。基于对自动跟踪陷波器的基本工
X波段低相噪跳频源的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案
基于555芯片的电容测试仪的设计
本文介绍了使用两块555芯片和一块324芯片设计一个电容测试仪的实际电路,实现了将电容容值通过数字电压表的直流档直接读出来的功能。并在文后给出了实验数据。
一种带振幅调节的晶体振荡器
<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 μm、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-
大学物理实验RC电路时间常数的Multisim仿真测试
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于探索大学物理电学实验仿真技术的目的,采用Multisim10仿真软件对RC电路时间常数参数进行了仿真实验测试。从RC电路电容充、放电时电容电压uC的表达式出发,分析了uC与时间常数之间的关系,给出了几种Multis