9500

共 44 篇文章
9500 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 44 篇文章,持续更新中。

XC9500XL CPLD器件进行设计

To get the best performance from any CPLD the designer<BR>must be aware of its internal architecture

讨论XC9500XL在系统可编程的速度

XC9500XL devices receive programming vectors and<BR>instructions via the JTAG Test Access Port. Duri

使ISP(在系统可编程)电路设计性能最优的规则列表

Charge pumps, the heart of the XC9500/XL ISP circuitry<BR>require a modest amount of care. The volta

介绍XC9500 CPLD器件的电源序列

Mixed signal systems - typically 5V/3.3V today - require<BR>logic parts that can operate with two po

如何用XC9500系列 CPLD器件进行设计

To get the best performance from any CPLD, the designer<BR>must be aware of its internal architectur

用CPLD实现单片机读写模块

介绍实现单片机与Xilinx公司XC9500系列可编程逻辑器件的读写逻辑功能模块的接口设计,以及Xilinx 公司的XC9500 系列可编程逻辑器件的开发流程。

论述XC9500系列 CPLD器件的在系统可编程功能

Using EZTag, the ISP download software from Xilinx, you<BR>can easily program any XC9500 device whil

在应用中如何最好地运用数字可编程延迟发生器

The AD9500 and AD9501 digitally programmable delay generators are versatile parts, useful in numerou

使ISP(在系统可编程)电路设计性能最优的规则列表

Charge pumps, the heart of the XC9500/XL ISP circuitry<BR>require a modest amount of care. The volta

高速XC9500XL的设计

CPLD design has advanced significantly beyond that of fast<BR>PAL design. Today's CPLDs must operate

如何预先分配XC9500系列 CPLD器件的引脚

Reducing time to market is critical in today’s highly competitive<BR>marketplace, and designers ofte

XC9500XL CPLD器件进行设计

To get the best performance from any CPLD the designer<BR>must be aware of its internal architecture

使用XC9500XL时序模块

All XC9500XL CPLDs have a uniform architecture and an<BR>identical timing model, making them very ea

三星I9500原厂图纸

三星I9500原厂图纸,超给力,看的都知道

Cross street lights driver in VHDL. It have been tested on XILINX 9500.

Cross street lights driver in VHDL. It have been tested on XILINX 9500.

大概说明: 一:登陆后台前请先smszzun_admin,找到IP_report.asp这个文件,把里面的IP地址更换成你的本机IP 如果IP不符合则不能打开后台页面,这是为了数据安全

大概说明: 一:登陆后台前请先smszzun_admin,找到IP_report.asp这个文件,把里面的IP地址更换成你的本机IP 如果IP不符合则不能打开后台页面,这是为了数据安全 二:后台登陆地址: 你的网址/smszzun_admin/Login_admin.asp 默认的用户名: admin 密码:admin 三:使用前请先修改用户参数,配置文件phone_config

设计并调试好一个VGA彩条信号发生器

设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。

单片机应用技术选编9

<P>单片机应用技术选编(9) 目录 <BR>第一章 专题论述<BR>1.1 集成电路进入片上系统时代(2)<BR>1.2 系统集成芯片综述(10)<BR>1.3 Java嵌入技术综述(18)<BR>1.4 Java的线程机制(23)<BR>1.5 嵌入式系统中的JTAG接口编程技术(29)<BR>1.6 EPAC器件技术概述及应用(37)<BR>1.7 VHDL设计中电路简化问题的探讨(42)<

设计并调试好一个能产生”梁祝”曲子的音乐发生器

设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬

基于ST-E9500的Android系统移动终端的研究与实现

<span id="LbZY">随着嵌入式Linux的应用越来越广泛,特别是最近两年来在智能手机领域中的得到了广泛的应用。以嵌入式Linux为内核的android系统的智能手机市场占有率早已压倒性的优势强于其它系统。面对未来更具竞争力的市场,嵌入式Linux将会越来越有竞争力,对于它的研究将会变得更有意义。通过对一款由ST-ERICSSON公司研发的ST-E9500开发板进行Linux内核的移植、