高速hdmi接口
共 86 篇文章
高速hdmi接口 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 86 篇文章,持续更新中。
ADI技术指南合集之射频
ADI技术指南合集(第一版)射频及高速器件,
完整版AD9854资料
淘宝买的 完整版 波形程序 外围接口芯片连接 等
xDSL接口EMC设计标准电路
xDSL接口EMC设计标准电路:<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12032615345C06.jpg" />
高速电路设计与实现
通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
华为《高速数字电路设计教材》
华为《高速数字电路设计教材》
优化数据转换器接口
<div>
The reference voltage, supply voltages, and ground are also important. Section 4 of this book willaddress the issues associated with grounding and decoupling, and this section discusses the one
双通道通用精密运算放大器评估板
<div>
EVAL-PRAOPAMP-2R/2RU/2RM评估板支持采用SOIC、TSSOP和MSOP封装的双运算放大器。它能以不同的应用电路和配置为用户提供多种选择和广泛的灵活性。该评估板不是为了用于高频器件或高速放大器。但是,它为用户提供了不同电路类型的多种组合,包括有源滤波器、仪表放大器、复合放大器,以及外部频率补偿电路。本应用笔记会给出几个应用电路的例子。<br />
<img al
利用精密模拟微控制器ADuC7024和数字加速度计ADXL345检测低g加速度
ADXL345是一款小巧纤薄的低功耗三轴加速度计,可以对高达±16 g的加速度进行高分辨率(13位)测量。数字输出数据为16位二进制补码格式,可通过SPI(3线或4线)或者I2C数字接口访问。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-13020115535IS.jpg" style="width: 497px; h
基于ADuC7061的高精度PLC模拟前端设计
<span id="LbZY">针对于工业PLC模拟信号的采集和输出,本文提出了一种基于ADuC7061的高精度模拟前端设计方案。该系统支持双通道的PLC模拟信号输入并提供一路PLC标准电流输出。该系统在-10~70 范围内达到0.2%的电压测量精度和0.2%的电流输出精度。硬件部分以ADuC7061作为测量和控制核心,配合外围模拟调理电路完成模拟信号的调理、检测和输出,并通过隔离的SPI进行数据
AN-835高速ADC测试和评估
<div>
本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R11P346227.jpg" style="width: 311px; height: 352px; " />
5 Gsps高速数据采集系统的设计与实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数
MT-019 DAC接口基本原理
本教程概述与内置基准电压源、模拟输出、数字输入和时钟驱动器的DAC接口电路相关的 一些重要问题。由于ADC也需要基准电压源和时钟,因此本教程中与这些主题相关的大多 数概念同样适用于ADC。
USB接口EMC设计标准电路
<p>
USB接口EMC设计标准电路:<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120326153F3M2.jpg" /></p>
具有压缩和噪声门的低噪声模拟MEMS麦克风和前置放大器
本电路用于实现模拟MEMS麦克风与麦克风前置放大器的接口,如图1所示。ADMP504由一个MEMS麦克风元件和一个输出放大器组成。ADI公司的MEMS麦克风具有高信噪比(SNR)和平坦的宽带频率响应,堪称高性能、低功耗应用的绝佳选择。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-1212131G91J26.jpg" styl
高速放大器技术
<p>
</p>
<div>
This publication represents the largest LTC commitmentto an application note to date. No other application noteabsorbed as much effort, took so long or cost so much.This level o
紧凑式高速贴片机XP-142E/XP-143E系统手册
紧凑式高速贴片机XP-142E/XP-143E系统手册
黑魔书(逻辑门的高速特性)pdf下载
在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折
VIDEO接口EMC设计标准电路
VIDEO接口EMC设计标准电路:<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120326153KQ20.jpg" style="width: 501px; height: 199px" />
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性