高速数字信号
共 68 篇文章
高速数字信号 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 68 篇文章,持续更新中。
一种新型高速电磁阀驱动电路
一种新型高速电磁阀驱动电路
编码16DAPSK+信号解调译码新方法
数字信号处理
数字信号处理第三章_DFT修改
SQSQ
实现UXGA解决方案的双通道AD9884A设计准则
<div>
借助AD9884A,利用一种双芯片“乒乓”配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br />
<img al
MT-013 评估高速DAC性能
ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)
CMOS模拟开关工作原理
<P class=MsoNormal style="BACKGROUND: white; MARGIN: 0cm 0cm 0pt; TEXT-ALIGN: left; mso-pagination: widow-orphan" align=left><FONT size=3>开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或
高速数字系统设计下载pdf
高速数字系统设计下载pdf:High-Speed Digital System<BR>Design—A Handbook of<BR>Interconnect Theory and Design<BR>Practices<BR>Stephen H. Hall<BR>Garrett W. Hall<BR>James A. McCall<BR>A Wiley-Interscience Publicat
高速数据转换器评估平台(HSDCEP)用户指南评估
<div>
高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存
基于USB的高清彩色CCD图像采集系统
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">提出一种基于USB的彩色CCD高清图像采集系统设计方案。图像数据的来源采用的是SONY公司的 ICX205AK芯片,结合USB2.0接口,复杂可编程逻辑器件CPLD设计了一个高速的彩色CCD图像采集系统。文中详细阐述了
[数字信号处理及应用].王华奎.文字版
内容简介 本书以数字信号处理基础内容为主,同时也介绍了有关数字信号处理实现与应用。书中 以主要篇幅讨论了离散时间信号与系统的基本概念,离散傅里叶变换及其快速算法,数字滤 波器的结构与各种设计方法。这是数字信号处理中的经典内容,也是进一步学习和掌握更多 信号处理理论的基础。为便于数字信号处理系统的设计与开发,书中介绍了数字信号处理芯 片的原理及其开发工具以及应用实例。 本书概念清晰,说明详细,深入浅
运行典型高速ADC评估板设置
运行典型高速ADC评估板设置<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R2163616328.jpg" /><br />
将运算放大器连接至高速DAC
<div>
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解
新一代高速定位模块QD75M详解
<p>
电子发烧友网为大家提供了新一代高速定位模块QD75M详解,希望看完之后你对高速定位模块QD75M有一个全面的认识。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12020615361TJ.jpg" /></p>
采用FemtoCharge技术的高速、高分辨率、低功耗的新一代ADC
先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动态范围的信号的能力,以同步接收远、近端发射机的多种调制方式的高频信号。同样,先进的雷达系
时钟应用中的直接数字频率合成器
<p>
直接数字式频率合成器(DDS)—DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p
16位10 MSPS ADC AD7626的单端转差分高速驱动电路
图1所示电路可将高频单端输入信号转换为平衡差分信号,用于驱动16位10 MSPS PulSAR® ADC AD7626。该电路采用低功耗差分放大器ADA4932-1来驱动ADC,最大限度提升AD7626的高频输入信号音性能。此器件组合的真正优势在于低功耗、高性能<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130201154
高速ADC模拟输入接口考虑
<div>
采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R2161410F1.jpg" style="width: 365px; height: 308px;
数字设计教材
高速数字电路设计,国外经典教材。真心给力
针对高速应用的电流回授运算放大器
讯号路径设计讲座(9)针对高速应用的电流回授运算放大器<BR>电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。<BR>电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真,所以在很高的频率情况下这些放大器都具有极佳的线性度。电流回授放大器在很宽的增益范围
基于GT-800的贴片机控制系统
摘要:介绍了基于数字信号处理(Digital Signal Processor,DSP)的运动控制器GT-800在贴片机控制系统中的应用。该系统采用以PC机为上位机、GT-800运动控制器为下位机的硬件结构,上下位机之间的通讯采用基于ISA总线的双端口RAM的模式,系统的软件设计采用基于VisualC++6.0的软件设计模式。<BR>关键词:GT-800运动控制器;贴片机;运动控制;机器视觉