集成电路制造

共 53 篇文章
集成电路制造 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 53 篇文章,持续更新中。

快响应低漂移微电流放大器的设计

<div> 介绍了基于AD549高精度快响应低漂移微电流放大器的工作原理、电路设计和制造工艺、词试技术,该微电流放大器是核反应堆反应性测量的关键部件之一,其低噪声、快响应与低漂移技术是精确测量反应性重要因数之一。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-120215113115H2.jpg" />

揭开∑—△ADC的神秘面纱

越柬越多的应用 例如过程控制、称重等 都需要高分辨率、高集成度和低价格的ADC。 新型&Sigma; .△转换技术恰好可以满足这些要求 然而, 很多设计者对于这种转换技术并不 分了解, 因而更愿意选用传统的逐次比较ADC &Sigma;.A转换器中的模拟部分非常简单(类似j 个Ibit ADC), 而数字部分要复杂得多, 按照功能町划分为数字滤波和抽取单元 由于更接近r 个数字器件,&Sigma;

采用FemtoCharge技术的高速、高分辨率、低功耗的新一代ADC

先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动态范围的信号的能力,以同步接收远、近端发射机的多种调制方式的高频信号。同样,先进的雷达系

电路分析基础-ppt教程

<P>第一章&nbsp; 基 础 知 识<BR>由电阻、电容、电感等集中参数元件组成的电路称为集中电路。<BR>1.1&nbsp; 电路与电路模型<BR>1.2&nbsp; 电路分析的基本变量<BR>1.3&nbsp; 电阻元件和独立电源元件<BR>1.4&nbsp; 基尔霍夫定律<BR>1.5&nbsp; 受&nbsp; 控&nbsp; 源<BR>1.6&nbsp; 两类约束和KCL,KVL方程

模拟集成电路基础讲义

对模电有兴趣就可以下载了

555时基集成电路简介

<p> 555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为555,用CMOS 工艺制作的称为7555,除单定时器外,还有对应的双定时器556/7556。555 定时器的电源电压范围宽,可在4.5V~16V 工作,7555 可在3~18V 工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS 或者模拟电路电平兼容。</p> <p> <img alt=

一种适用于射频集成电路的抗击穿LDMOS设计

<span id="LbZY">提出了一种具有深阱结构的RF LDMOS,该结构改善了表面电场分布,从而提高了器件的击穿电压。通过silvaco器件模拟软件对该结构进行验证,并对器件的掺杂浓度、阱宽、阱深、栅长进行优化,结果表明,在保证LDMOS器件参数不变的条件下,采用深阱工艺可使其击穿电压提升50%以上。<br /> <img alt="" src="http://dl.eeworm.com/

线性及逻辑器件选择指南

<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express&reg;多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B

数字集成电路及应用

数字集成电路及应用

中国机械工程学会会讯

内容摘要:本文首先从历史角度论述了制造对人类社会发展的重大作用;其次,论述了如同所有技术一样制造技术对社会正反两方面的作用;再次,引用了“国际工业设计联合会”关于工业设计的定义,论述了创新技术要人性化;最后,论述了“以人为本”作为核心的制造业发展的内涵。<BR>关键词:以人为本;制造;机械制造;装备制造

西门子840DI控制器于卧式镗铣床再生应用

一个产品的生命周期可以分为设计,制造,使用,维护与再生机个階段,若是透过维护与再生仍无法恢复使用,即报废结束产品的生命.

CMOS工艺多功能数字芯片的输出缓冲电路设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 &mu;m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的

北大数字集成电路基础课件

数字电路基础课件PDF