速比
共 31 篇文章
速比 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 31 篇文章,持续更新中。
ad9851中文资料
AD9851是ADI公司采用先进的DDS技术推出的高集成度DDS频率合成器,它内部包括可编程DDS系统、高性能DAC及高速比较器,能实现全数字编程控制的频率合成和时钟发生。AD9851接口功能控制简单,可以用8位并行口或串行口直接输入频率、相位等控制数据。32位频率控制字,在180MHz时钟下,输出频率分辨率达0.0372Hz。先进的CMOS工艺使AD9851不仅性能指标一流,而且功耗低,在3.3
景象匹配算法在多DSP系统中的并行实现
· 摘要: 灰度互相关匹配是一种有效的景象匹配算法,其具有适应性强和匹配精度高的特点.但互相关匹配的计算量很大,在实时性要求很高的精确末制导中,匹配速度往往很难满足要求.基于空间并行方法实现了互相关匹配算法的并行处理,通过不同数量处理器的并行处理实验,结果表明:空间并行方法具有很高的加速比和并行效率,是一种适合互相关匹配算法的有效的并行处理方法.当图像尺寸增大计算量增加时,可
基于工作站机群系统的H.264并行视频编码
·摘 要:基于工作站机群系统研究了H.264视频编码的并行实现方法以增强视频编码实时处理性能,对实现过程中的并行处理策略和数据划分方法进行了深入分析,在多种层次上剖析了各种方法的优势与不足,指出采用联合调度策略的并行编码系统能够在实时高效编码的同时获得可扩展性和低时延.对采用联合调度策略的并行编码系统进行了系统的性能分析,并且导出了该类并行视频编码系统“加速比”的计算关系式,表明增加并行处理节点数
一种基于FPGA的MPSoC架构的设计
随着嵌入式技术的迅猛发展,嵌入式领域高端应用对于高性能的嵌入式处理器提出了更高的要求,多核技术逐步应用到嵌入式的应用开发中。MPSoC即(MultiprocessorSystems-on-Chip),是嵌入式多核处理器的发展趋势,其最大优势是能够针对嵌入式领域需求的多样性进行“量体裁衣”的定制化设计开发,从而使系统的硬件结构更好的适应应用需求,使系统整体性能得以最充分的发挥。
相对于传统单
收线机排线不整齐问题的解决
<P>分析粗规格弹簧钢丝收卷时影响排线整齐的因素,通过重新设计收线轮转速和光杆转速之间的速比,提高收线轮加工精度, 并在排线器刻度盘标明不同规格钢丝应指示的位置,达到平整紧密收线的目的。<BR>关键词
收线机排线不整齐问题的解决
分析粗规格弹簧钢丝收卷时影响排线整齐的因素,通过重新设计收线轮转速和光杆转速之间的速比,提高收线轮加工精度, 并在排线器刻度盘标明不同规格钢丝应指示的位置,达到平整紧密收线的目的。<BR>关键词 弹簧
超高速比例电磁铁的静态和谐性研究
高速比例电磁铁的静态和谐性研究,西南大学硕士研究生论文
电动车辆采用无级变速器速比控制对燃油经济性的改进
考虑到并联混合电动车辆(HEV)动力系响应滞后,建议采用无级变速器(CVT)速比控制方法来实现HEV的燃油经济性的改进。在该方法内,由估算于动力系响应滞后之后根据车辆速度来修正目标CVT速比,并推荐一
如何使用高级触发测量程序跑飞
如何使用高级触发测量程序跑飞:LA系列逻辑分析仪内部集成了32位的定时器、32位的计数器和高速比较模块,高效的使用以上模块资源可以使您的测量事半功倍。<BR>逻辑分析仪在实际应用中主要作用有:1.观察
DNA序列的快速查找新方法
提出了一种新的DNA序列编码方法:快速可比对编码(FCC,fa stco mparablec ode)。采用该法可实现DNA序列的快速比对查找。对于庞大的DNA序列,其比对的工作量非常大,<BR>FC
区域分解对气象模式并行计算速度的影响
通过数值试验分析了区域分解策略对ARPS 气象模式并行计算速度的影响,发现无论是否使用编译优化技术,均以分解后数据区<BR>域近似为正方形时具有最大的加速比和并行效率。在二级编译优化的情况下,并行速度
永磁无刷直流电机产品简介
永磁无刷直流电机是一种性能优异的驱动源,它可以无级调速在恒转矩下调速比可1:50,而交流电机+变频品的调速比小于1:10.同时永磁无刷直流电机具有起动力矩大、运行噪音低的特点;并且高效节能节材,在相同的额定功率和转速下与单相交流异步电机相比:体积为38.6%、重量为34.8%、用铜量为20.9%、用铁量为36.5%,其效率要提高10%以上。
CPUFPGA混合架构上硬件线程执行机制的研究.rar
软硬件混合架构是可重配置计算的重要形式,是结合CPU与FPGA可重构设备的一类处理器架构。它能够为各种应用程序提供硬件加速能力、软件解决方案,有较好的性能与灵活性。然而操作系统以及各种软件对可重配置计算平台的支持还很不完善,很难充分使用硬件加速带来的优点,主要困难来源于可重配置计算机的两个缺陷。首先是可重配置计算机的设计方法比较复杂,将一个设计转换成机器理解的配置信息还不能自动化。其次是可重配置应
一种基于FPGA的MPSoC架构的设计方法与实现.rar
随着嵌入式技术的迅猛发展,嵌入式领域高端应用对于高性能的嵌入式处理器提出了更高的要求,多核技术逐步应用到嵌入式的应用开发中。MPSoC即(MultiprocessorSystems-on-Chip),是嵌入式多核处理器的发展趋势,其最大优势是能够针对嵌入式领域需求的多样性进行“量体裁衣”的定制化设计开发,从而使系统的硬件结构更好的适应应用需求,使系统整体性能得以最充分的发挥。 相对于传统单核处理器
基于DSP控制电梯专用变频器研究.rar
本文以电机控制DSPTMS320LF2407为核心,结合相关外围电路,运用新型SVPWM控制方法,设计电梯专用变频器。为了达到电梯专用变频器大转矩、高性能的要求,在硬件上提高系统的实时性、抗干扰性和高精度性;在软件上采用新型SVPWM控制方法,以消除死区的负面影响,另外单神经元PID控制器应用于速度环,对速度的调节作用有明显改善。通过软硬件结合的方式,改善电机输出转矩,使电梯控制系统的性能得到提高
单双八拍步进电机
减速比为64的五相四线步进电机程序
基于51单片机
FPGA的数据采集系统中20MHz模拟通道设计
<p>为基于FPGA的数据采集系统中20MHz模拟通道设计讲解文档,</p><p>摘要:数据采集系统就是为了完成数据采集过程,由为了完成某些特定信号或一组信号而由一系列软件和硬件组成的软硬
件系统。模拟通道作为数据采集系统中的关键部分组成部分之一,其性能指标直接制约了数据采集系统的发展,如何使模
拟通道具有更高的带宽,更好的交直流性能,更低的噪声,成为了数据采集系统中模拟通道设计研究的主要内容
AD9854中文资料
<p class="MsoNormal">
<b>·</b><b>300M</b><b>内部时钟频率</b><b></b>
</p>
<p class="MsoNormal" style="margin-left:8.85pt;text-indent:-8.95pt;">
<b>·可进行频移键控(</b><b>FSK</b><b>),二元相移键控(</b><b>BPSK</b><b>),相移键
AD9854允许输出的信号频率高达150MHZ
AD9854允许输出的信号频率高达150MHZ,而数字调制输出频率可达100MHZ。通过内部高速比较器正弦波转换为方波输出,可用作方便的时钟发生器。
无级 变 速 器又称CVT( continuouslyv ariable transmission,CV T)
无级 变 速 器又称CVT( continuouslyv ariable
transmission,CV T),其速比可以连续变化,使用
这种变速器,可有效地利用发动机的性能,使发动
机与传动系得到最佳的匹配,从而提高汽车的燃
油经济性和动力性。无级变速器是迄今为止最理
想的变速器,它代表着当今汽车变速器发展的水
平和方向。