进制计数器
共 3,954 篇文章
进制计数器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 3954 篇文章,持续更新中。
串口调试工具
串口监控器是一个免费的多功能串口通讯监控软件,它能够多种方式显示,接收,分析通讯数据;能够以多种灵活方式发送数据;方便的数据编辑功能。功能强大,操作简单,在串口通讯监控,设备通讯测试中,能够很好地提高您的工作效率。
主要功能如下:
接收数据:
以十六进制方式显示接收到的数据。
以字符方式显示接收到的数据。
数据帧自动识别,分行显示。
计算机串口调试源码
基于VC6.0的串口调试助手,与通常使用的串口调试助手功能一直,可调串口参数、16进制转换、定时发送...等等,功能强大
Linux 音频编程指南
音频信号是一种连续变化的模拟信号,但计算机只能处理和记录二进制的数字信号,由自然音源得到的音频信号必须经过一定的变换,成为数字音频信号之后,才能送到计算机中作进一步的处理。
ASCII工具
主要功能:
.进制转换:10
串口调试助手
一个很好而小巧的串口调试助手,支持常用的300-115200bps波特率,能设置校验、数据位和停止位,能以ASCII码或十六进制接收或发送任何数据或字符
按键数据输入
能够实现键盘输入多位十进制数据,并将其显示,属于工具函数
短信发送汉字转换程序
当发送汉字短信时,需要将它转换,这个程序可以将汉字可以发送的16进制
计数器控制的程序
完成计数功能,很好用的,希望能帮到大家,我自己编写的
四位全加器的VHDL与VerilogHDL实现
能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为半加器。或:只考虑两个一位二进制数的相加,而不考虑来自低位进位数的运算电路,称为半加器。图1为半加器的方框图。图2为半加器原理图。其中:A、B分别为被加数与加数,作为电路的输入端;S为两数相加产生的本位和,它和两数相加产生的向高位的进位C一起作为电路的输出。
16进制BCD转换
16进制的BCD转换,有用到的同志可以参考,程序测试没问题,不过最好再根据自己的情况做些调整。
VHDL实验之24进制模式5
VHDL实验之24进制模式,基本实验有助于初学者入门!
VHDL实验之24进制加法计数器
VHDL实验之一位全加器,基本实验有助于初学者入门!
EDA实验
要求设计四位异步清零同步时钟使能的十进制加法计数器
MSP430串口协议实现赋值读取P口
使用MSP430F149芯片,透过串口与电脑通信,波特率9600,8数据,无校验。使用32.768k晶振,使用P3.6和P3.7口作为发送和接收口,使用异步通信USART1,采用查询形式。实现通信,当单片机接收到以WR开始的字符串时,后面跟着的数据(最好是二进制的16位),单片机会把这16位的数据高八位赋值给P6口,把中间的数据低八位赋值给P4口;以WO开始的字符串时,后面跟着的数据(最好是二进制
电脑用串口协议给MSP430F149的P6P5P4赋值
使用MSP430F149芯片,透过串口与电脑通信,波特率9600,8数据,无校验。使用32.768k晶振,使用P3.6和P3.7口作为发送和接收口,使用异步通信USART1,采用查询形式。实现通信,当单片机接收到以S结尾时表示命令结束:以WR开始的字符串时,中间的数据最好是二进制的16位,单片机会把中间的数据高八位赋值给P6口,把中间的数据低八位赋值给P4口;以WO开始的字符串时,中间的数据最好是
电脑用串口给MSP430的P6P4口一次性赋值
使用MSP430F149芯片,透过串口与电脑通信,波特率9600,8数据,无校验。使用32.768k晶振,使用P3.6和P3.7口作为发送和接收口,使用异步通信USART1,采用查询形式。实现通信,当单片机接收到以S结尾以W开始的字符串时,中间的数据最好是二进制的16位,单片机会把中间的数据高八位赋值给P6口,把中间的数据低八位赋值给P4口。
多功能快速查指令工具
可快速查指令,可快速完成各种进制转换,数码管字形码生成,取字摸!
数字电路原理
全美经典的数字原理
第一章 数字电子学中数的表示.
第二章 二进制
第三章 基本逻辑门
每四章 其它逻辑门
...
计数器、移位寄储器、存储器……
87c552单片机中文资料
87C552 单片8 位微控制器采用先进的CMOS 工艺制造是80C51 微控制器家族的派生品其指令集
与80C51 指令集完全相同
87C552 包含8K 8 非易失性EPROM 256 字节RAM 5 个8 位I/O 口2 个16 位定时/计数器与
80C51 定时器相同一个附加的16 位定时器具有捕获和比较锁存一个15 中断源-4 中断优先级的可
嵌套中断结构一个8 输入通道的ADC
串口工具
串口调试工具 实现16进制查看 便于查看错误代码位置