输出电容

共 171 篇文章
输出电容 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 171 篇文章,持续更新中。

飞行模拟器可扩展数字量输出系统的设计与实现

<span id="LbZY">控制某型飞机模拟座舱中的Led、继电器、小电流元件,满足易于扩充规模的工程需求,采用充分利用元器件特性的方法,使用一种可扩展数字量输出系统建立开出通道,在电路层预留扩充接口,实现座舱灯光信号、电路状态切换、外部设备数控的功能。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-1306251G941

二极管抽运调Q固体激光器的设计方法研究

通过对速率方程的数值求解,得到二极管泵浦调<em>Q</em>固体激光器的性能参数,即由激光器的结构参数和泵浦参数,求解出激光器的输出参数。然后将其求解得到的输出与设计要求的激光器输出进行比较,由此对输入的结构参数和泵浦参数进行反复调整,直至最终输出参数满足设计要求的误差.<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120

压控振荡电路的设计

<p> 能实现VCO 功能的电路很多,常用的有分立器件构成的振荡器和集成压控振荡器。如串联谐振电容三点式电路、压控晶体振荡器,积分-施密特电路、射级耦合多谐振荡器、变容二极管调谐LC 振荡器和数字门电路等几种。它们之间各有优缺点,下面做简要分析,并选择最合适的方案。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-111

2.5Gbs限幅放大器设计

限幅放大器信号通道利用多级放大方式&quot;降低了输出信号上升:下降时间&quot;减小了级间驱动能力不匹配对信号完整性的影响#通过负反馈环路消除了信号通道上的偏移电压&quot;采用独特的迟滞技术&quot;使检测电路的迟滞对外接电阻变化不敏感!<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120329145610648

电感和磁珠的区别及应用场合和作用

<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P> <P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

电位计讯号转换器

电位计讯号转换器 AT-PM1-P1-DN-ADL 1.产品说明 AT系列转换器/分配器主要设计使用于一般讯号迴路中之转换与隔离;如 4~20mA、0~10V、热电偶(Type K, J, E, T)、热电阻(Rtd-Pt100Ω)、荷重元、电位计(三線式)、电阻(二線式)及交流电压/电流等讯号,机种齐全。 此款薄型设计的转换器/分配器,除了能提供两组讯号输出(输出间隔离)或24V激发电源供传送器

5-12GHz新型复合管宽带功率放大器设计

<p> 采用微波仿真软件AWR对电路结构进行了优化和仿真,结果显示,在5~12 GHz频带内,复合晶体管结构的输出阻抗值更稳定,带宽得到有效扩展,最高增益达到11 dB,带内波动&lt;0.5 dB,在9 GHz工作频率时,其1 dB压缩点处的输出功率为26 dBm。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12

高增益低功耗恒跨导轨到轨CMOS运放设计

<span id="LbZY">基于CSMC的0.5 &mu;mCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63

西门子S7-200 CPU PID控制图解

<p> PID控制器由比例单元(P)、积分单元(I)和微分单元(D)组成。其输入e (t)与输出u (t)的关系为 u(t)=kp[e(t)+1/TI&int;e(t)dt+TD*de(t)/dt] 式中积分的上下限分别是0和t</p> <p> 因此它的传递函数为:G(s)=U(s)/E(s)=kp[1+1/(TI*s)+TD*s]</p> <p> 其中kp为比例系数; TI为积分时间常数;

E54显示器整机线路分析

经整流桥整流出的直流电压 110V,由D906 整流,经R911,R912 后,再由C911 滤波,到UC3842 的⑦脚,当⑦脚,当⑦脚电压在16V-34V 之间时,UC3842 开始工作,此时⑧脚有了5V 的基准电压,⑥脚输出脉冲,使开关管Q901 导通,此时,变压器初级线圈(4-6)有电流产生,产生感应电动势,根据互感原理,初级线圈(1-2)也产生感应电压,经R913,D910 整流C911

运算放大器中的虚断虚短应用

<P>  虚短和虚断的概念</P> <P>  由于运放的电压放大倍数很大,一般通用型运算放大器的开环电压放大倍数都在80 dB以上。而运放的输出电压是有限的,一般在 10 V~14 V。因此运放的差模输入电压不足1 mV,两输入端近似等电位,相当于 “短路”。开环电压放大倍数越大,两输入端的电位越接近相等。</P> <P>  “虚短”是指在分析运算放大器处于线性状态时,可把两输入端视为等电位,这一

波形及序列信号发生器设计

设计由555、移位寄存器、D/A转换器、PLD等器件构成的多路序列信号输出和阶梯波输出的发生器电路,重点学习555、D/A转换器及可编程逻辑器件的原理及应用方法。用Proteus软件仿真;实验测试技术指标及功能、绘制信号波形。

数字隔离器为工业电机驱动应用带来性能优势

<div> 工业电机驱动中使用的电子控制必须能在恶劣的电气环境中提供较高的系统性能。电源电路会在电机绕组上导致电压沿激增现象,而这些电压沿则可以电容耦合进低电压电路之中。电源电路中,电源开关和寄生元件的非理想行为也会产生感性耦合噪声。控制电路与电机和传感器之间的长电缆形成多种路径,可将噪声耦合到控制反馈信号中。高性能驱动器需要必须与高噪声电源电路隔离开的高保真反馈控制和信号。在典型的驱动系统中,

10 GHz介质振荡器的设计

<span id="LbZY">介绍了介质振荡器的理论和设计方法,选择并联反馈式结构,设计了一个工作频点为10 GHz的介质振荡器。为了提高振荡器的输出功率,同时改善相位噪声,本文对传统电路结构进行改进,采用了二级放大的方式,提高了有源网络的增益,降低了介质谐振器与微带线的耦合度,达到了预期目标。结果表明,本文的理论分析是正确的,设计方案是可行的。<br /> <img alt="" src="h

使用负输入电压的单电源全差动放大器驱动ADC

<div> 单端双极输入信号的推荐电路如图 1 所示。Vs+ 是放大器的电源;负电源输入接地。VIN 为输入信号源,其表现为一个在接地电位(&plusmn;0 V)附近摆动的接地参考信号,从而形成一个双极信号。RG 和 RF 为放大器的主增益设置电阻。VOUT+和 VOUT- 为 ADC 的差动输出信号。它们的相位差为 180o,并且电平转换为VOCM。<br /> <br /> <img

反馈电容对VFB和CFB运算放大器的影响

在VFB运算放大器的反馈环路中使用一个电容是非常常见的做法,其目的是影响频率响应,就如在简单的单极点低通滤波器中一样,如下面的图1所示。结果将噪声增益绘制成了一幅波特图,用于分析稳定性和相位裕量<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R216125L15.jpg" style="width: 501px; hei

基于FPGA和虚拟仪器的DDS信号发生器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">将虚拟仪器技术同FPGA技术结合,设计了一个频率可控的DDS任意波形信号发生器。在阐述直接数字频率合成技术的工作原理、电路构成的基础上,分别介绍了上位机

一种具有自动纠错功能的FIR滤波器研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">提出了一种有效实现自动纠错功能FIR数字滤波器技术,该技术采用2种不同架构的标准滤波器通过并行操作来完成。任一滤波器软错误的发生就会引起两个滤波器输出不匹

MT-013 评估高速DAC性能

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)