芯片方案
共 114 篇文章
芯片方案 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 114 篇文章,持续更新中。
磁性放大器设计
<P>详细介绍了磁性放大器的工作原理和设计方案。</P>
<P><IMG src="http://adm.elecfans.com/soft/UploadPic/2010-10/20101041855072481.jpg" border=0></P>
小型化数字测频接收机
本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行了测试,测试结果表明本系统可以准确测量1.4~2.0 GHz范围内的信号,测频精度为10 MHz。<br />
<img alt="" src="http://dl.eeworm.com/ele/im
74系列数字芯片资料-7474
74系列数字芯片相关资料
基于USB的高清彩色CCD图像采集系统
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">提出一种基于USB的彩色CCD高清图像采集系统设计方案。图像数据的来源采用的是SONY公司的 ICX205AK芯片,结合USB2.0接口,复杂可编程逻辑器件CPLD设计了一个高速的彩色CCD图像采集系统。文中详细阐述了
将运算放大器连接至高速DAC
<div>
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解
多头动臂式贴片机贴装时间分阶段启发式优化算法
摘要:贴片机贴装时间是影响表面组装生产线效率的重要因素,文中提出了一种改进式分阶段启发式算法解决具有分飞行换嘴结构的多贴装头动臂式贴片机贴装时间优化问题;首先,根据飞行换嘴的特点,提出了适用于飞行换嘴的喂料器组分配方案;其次,依据这一分配结果,通过改进式启发式算法实现了喂料器组在喂料器机构上的分配;最后,结合近邻搜索法解决了元器件的贴装顺序优化问题;仿真结果证明,文中采用的改进分阶段启发式算法比传
一种X波段频率合成器的设计方案
<p>
在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 MHz, 可满足雷达测试
高集成数字RF调制器解决方案
<div>
Abstract: A digital RF modulator, an integrated solution that satisfies stringent DOCSIS RF-performancerequirements, takes advantage of modern technologies like high-performance wideband digita
ADI iCoupler数字隔离器应用
<div>
医疗设备行业的持续创新为通过互联网收集和分发病人信息带来了众多新的可能,使医护人员能实时远程访问关键数据,确保实现最高水平的病人护理和运行效率。作为安全通信解决方案领域举世公认的领先企业,Lantronix®目前推出了新型EDS-MD™多端口医疗设备服务器,为这种转型创造了更多便利。该服务器专为医疗行业设计,可实现病人监护系统、血糖分析仪、心电图仪、输液泵等医疗设
数字预失真(DPD)算法研发工具和验证方案
在无线通信系统全面进入3G并开始迈向 4G的过程中,使用数字预失真技术(Digital Pre-distortion,以下简称DPD)对发射机的功放进行线性化是一门关键技术。功率放大器是通信系统中影响系统性能和覆盖范围的关键部件,非线性是功放的固有特性。非线性会引起频谱增长(spectral re-growth),从而造成邻道干扰,使带外杂散达不到协议标准规定的要求。非线性也会造成带内失真,带来系
针对高速应用的电流回授运算放大器
讯号路径设计讲座(9)针对高速应用的电流回授运算放大器<BR>电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。<BR>电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真,所以在很高的频率情况下这些放大器都具有极佳的线性度。电流回授放大器在很宽的增益范围
555芯片用于组成单稳态触发器、施密特触发器以及多谐振荡器
555芯片用于组成单稳态触发器、施密特触发器以及多谐振荡器。
三星贴片机1+1SMT制程方案
大纲<BR>1 公司简介<BR>2 LAY OUT图<BR>3 设备清单<BR>4 设备规格<BR>5 维护<BR>6 贸易条件<BR>7 建议
锁相环频率合成器-ad9850激励
用ad9850激励的锁相环频率合成器<BR>山东省济南市M0P44 部队Q04::00R 司朝良<BR>摘要! 提出了一种ad9850和ad9850相结合的频率合成方案! 介绍了ad9850芯片ad9850的基本工作<BR>原理" 性能特点及引脚功能! 给出了以1!2345 作为参考信号源的锁相环频率合成器实例! 并对该频<BR>率合成器的硬件电路和软件编程进行了简要说明#<BR>关键词! !!"
DAC3484,DAC34H84输出功率定标
<div>
DAC3484 和DAC34H84 是德州仪器(Texas Instruments)新推出的低功耗,高密度,高采样率,高性能的数模转换芯片,这款芯片目前已经广泛的应用在通信行业。本文详细介绍了DAC3484,DAC34H84 与正交调制器的输出接口以及输出功率定标的计算问题。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/3
基于MPC92433的高频时钟电路的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号
线性及逻辑器件选择指南
<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express®多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B
ADDA模块使用说明
AD 芯片的介绍
IBIS模型第3部分-利用IBIS模型研究信号完整性问题
<div>
本文是关于在印刷电路板 (PCB) 开发阶段使用数字输入/输出缓冲信息规范(IBIS) 模拟模型的系列文章之第 3 部分(共三部分)。“第 1 部分”讨论了 IBIS仿真模型的基本组成,以及它们在 SPICE 环境中产生的过程1。“第 2 部分”讨论了 IBIS 模型有效性验证。2 在设计阶段,我们会碰到许多信号完整性问题,而 IBIS
定时器芯片555,556,7555,7556之关的联系与区别
555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠