脉冲产生
共 76 篇文章
脉冲产生 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 76 篇文章,持续更新中。
基于MATLAB数字信号处理论文最终
随着信息技术的不断发展,数字信号处理已成为一个极其重要的学科和技术领域,在通信、语音、图像、遥感、生物工程等众多领域得到了广泛的应用。数字信号处理的核心内容主要是信号的获取、传输和处理、识别及综合等。信号是信息的载体,系统是信息处理的手段。因此,为了更好的研究信号和系统的基本理论与方法,使同学们更好地理解和掌握数字信号处理的理论知识,在实验过程中,借助MATLAB这个平台来进行辅助设计。 MATL
占空比可调矩形波产生电路
占空比可调矩形波产生电路 multisim仿真
一种随钻泥浆脉冲信号的处理方法
无线随钻测量系统中的泥浆脉冲信号受到各种噪声的干扰,需要对采集到的信号进行处理还原,以实时监测井底状况。研究了泥浆脉冲信号特征,设计了对其基于最大似然估计阈值去噪、平滑及去除基线漂移的信号处理方法。利用该方法进行信号处理,能较好的恢复信号的特征。
电感和磁珠的区别及应用场合和作用
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P>
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa
MT-012 ADC需要考虑的交调失真因素
交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。
电磁导波激励脉冲群最佳重复频率确定
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">电磁导波检测技术因其非接触耦合的特性已被广泛应用于各种金属管道无损检测领域中,但导波的激励脉冲群重复频率的确定长久以来却
占空比不可调矩形波产生电路 multisim 仿真
占空比不可调矩形波产生电路 multisim 仿真
E54显示器整机线路分析
经整流桥整流出的直流电压 110V,由D906 整流,经R911,R912 后,再由C911 滤波,到UC3842 的⑦脚,当⑦脚,当⑦脚电压在16V-34V 之间时,UC3842 开始工作,此时⑧脚有了5V 的基准电压,⑥脚输出脉冲,使开关管Q901 导通,此时,变压器初级线圈(4-6)有电流产生,产生感应电动势,根据互感原理,初级线圈(1-2)也产生感应电压,经R913,D910 整流C911
数字隔离器为工业电机驱动应用带来性能优势
<div>
工业电机驱动中使用的电子控制必须能在恶劣的电气环境中提供较高的系统性能。电源电路会在电机绕组上导致电压沿激增现象,而这些电压沿则可以电容耦合进低电压电路之中。电源电路中,电源开关和寄生元件的非理想行为也会产生感性耦合噪声。控制电路与电机和传感器之间的长电缆形成多种路径,可将噪声耦合到控制反馈信号中。高性能驱动器需要必须与高噪声电源电路隔离开的高保真反馈控制和信号。在典型的驱动系统中,
基于可逆逻辑电路的脉冲分配器设计
<span id="LbZY">可逆逻辑电路能大幅度降低能耗,越来越受到研究人员重视。运用可逆逻辑电路对传统脉冲分配器进行可逆设计,并提供了物理实现方法。首先对传统的脉冲分配器中的触发器和计数器进行可逆设计,然后将传统脉冲分配器的中的计数器进行替换,最后将可逆计数器和译码器级联,从而构建可逆脉冲分配器。仿真结果表明实现了脉冲分配器的功能。<br />
<img alt="" src="http:/
高等学校试用教材 脉冲与数字电路 上册
挺有用的高等学校试用教材 脉冲与数字电路 上册。
谐波电流抑制
<P class=MsoNormal style="TEXT-JUSTIFY: inter-ideograph; MARGIN: 0cm 0cm 0pt; LAYOUT-GRID-MODE: char; TEXT-ALIGN: justify; mso-pagination: none"><FONT size=3>本文阐述电视机、显示器和微机等产品的谐波电流产生原因,介绍抑制谐波电流的方法及设计时
数字钟实验电路的设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L
更改ADM1073的电流限值
<div>
ADM1073 –48 V热插拔控制器,可通过动态控制置于电源路径中外部N沟道FET上的栅极电压,精确限制该电源产生的电流。内部检测放大器可以检测连接在电源VEE和SENSE引脚之间的检测电阻上的电压。该电平体现了负载电流水平。检测放大器具有100 mV (±3%)的预设控制环路阈值。这意味着当检测电阻上检测到100 mV的电压时,电流控制环路就会调节负载电
利用看门狗提高系统可靠性
看门狗是一个计数器,它需要在一定的看门狗延时周期内被清零,如果没有清零动作,看门狗电路将产生一个复位信号使系统重新启动或建立一个非屏蔽终端、执行故障恢复子程序。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-12030G6040S57.jpg" style="width: 336px; height: 179px; " /><
MT-013 评估高速DAC性能
ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)
数字容性隔离器的磁场抗扰度
<div>
数字容性隔离器的应用环境通常包括一些大型电动马达、发电机以及其他产生强电磁场的设备。暴露在这些磁场中,可引起潜在的数据损坏问题,因为电势(EMF,即这些磁场形成的电压)会干扰数据信号传输。由于存在这种潜在威胁,因此许多数字隔离器用户都要求隔离器具备高磁场抗扰度 (MFI)。许多数字隔离器技术都声称具有高 MFI,但容性隔离器却因其设计和内部结构拥有几乎无穷大的MFI。本文将对其设计进
一阶RC电路的暂态过程
<P> 一、实验目的</P>
<P> 1.观察RC电路充放电过程,掌握时间常数的测量方法。</P>
<P> 2.研究RC积分电路和微分电路的特点。</P>
<P> 二、实验任务</P>
<P> 1.观察记录图示电路的放电过程。求出时间常数τ。</P>
<P> 2.设计时间常数τ为1ms的RC积分电路和微分电路,用示波器观察在脉冲信号源周期不同(与时间常数相比,即输入脉冲宽度T<&
高速数据转换器评估平台(HSDCEP)用户指南评估
<div>
高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存
在AD9980上实现自动失调功能
<div>
AD9980集成自动失调功能。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B至0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在后沿箝位期间)对比输出代码和目标代码,然后上调或下调失调以进行补偿。在自动失调模式下,目标代码为11位二进制补码字,并将