网络时钟
共 50 篇文章
网络时钟 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 50 篇文章,持续更新中。
低噪声放大器(LNA)
LNA的功能和指标<BR>二端口网络的噪声系数<BR>Bipolar LNA<BR>MOS LNA<BR>非准静态(NQS)模型和栅极感应噪声<BR>CMOS最小噪声系数和最佳噪声匹配<BR>参考文献<BR>LNA 的功能和指标<BR>• 第一级有源电路,其噪声、非线性、匹配等性<BR>能对整个接收机至关重要<BR>• 主要指标<BR>– 噪声系数(NF)<BR>取决于系统
时钟抖动时域分析(下)
时钟抖动时域分析(下):<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52P2264.jpg" /><br />
LDO线性稳压器动态频率补偿电路设计
摘要:对LDO线性稳压器关键技术进行了分析,重点分析了LDO稳压器的稳定性问题,在此基础上提出了一种新型的动态频率补偿电路,利用MOS管的开关电阻、寄生电容等构成的电阻电容网络,通过采样负载电流而改变MOS开关管的工作点或工作状态,即改变开关电阻、寄生电容的值,从而实现动态的频率补偿。与传统方法相比,该电路大大提高了系统的瞬态响应性能。<br />
关键词:LDo;稳定性;ESR;动态频率补偿
3GHz射频信号源模块GR6710
产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任
高等模拟集成电路
近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数
任意波发生器的研究与设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">在任意波形发生器设计中,DDS技术具有成本低、功耗小、分辨率高和切换时间快等优点,但波形形状任意可编辑性较差;软件无线电技术可产生任意复杂波形,但切换时
一种带振幅调节的晶体振荡器
<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 μm、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-
一种新的ISM频段低噪声放大器设计方法
为解决ISM频段低噪声放大器降低失配与减小噪声之间的矛盾,提出了一种改善放大器性能的设计方法.分析了单项参数的变化规律,提出了提高综合性能的方法,给出了放大器封装模型的电路结构.对射频放大器SP模型和封装模型进行仿真.仿真结果表明,输入和输出匹配网络对放大器的性能有影响,所提出的设计方法能有效分配性能指标,为改善ISM频段低噪声放大器的性能提出了一种新的途径
16位高速模数转换模块的设计及其动态性能测试
本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br />
<img alt="" src="http://dl.eeworm.com
电路分析基础pdf
<P>电路分析基础电路分析基础Fundamentals of Electric CircuitsFundamentals of Electric Circuits多媒体教学课件多媒体教学课件北京理工大学北京理工大学Beijing Institute of TechnologyBeijing Institute of Technology</P>
<P>目录<BR>•第一章集总电路中电压
多时钟域的异步信号的参考解决
多时钟域的异步信号的参考解决
使用时钟PLL的源同步系统时序分析
使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew
10 GHz介质振荡器的设计
<span id="LbZY">介绍了介质振荡器的理论和设计方法,选择并联反馈式结构,设计了一个工作频点为10 GHz的介质振荡器。为了提高振荡器的输出功率,同时改善相位噪声,本文对传统电路结构进行改进,采用了二级放大的方式,提高了有源网络的增益,降低了介质谐振器与微带线的耦合度,达到了预期目标。结果表明,本文的理论分析是正确的,设计方案是可行的。<br />
<img alt="" src="h
数字钟实验电路的设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L
基于小波与LS-SVM集成的模拟电路故障检测
<span id="LbZY">由于模拟电路的多样性、非线性和离散性等特点,模拟电路的故障诊断呈现复杂、难以辨识等问题。针对已有方法的数据不平衡,提出了一种支持向量机集成的故障诊断方法。使用小波变换方法提取特征向量,在多类别支持向量机的基础上,设计了模拟电路的最小二乘支持向量机预测模型,实现了对模拟电路的状态的故障预测。将该方法应用于Sallen-Key带通电路进行故障预测试验,结果表明,该方法比
现代模拟电路智能故障诊断方法研究与发展
针对传统诊断方法的不足之处,介绍了基于人工智能和现代信息信号处理的现代故障诊断方法,包括专家系统诊断方法、神经网络诊断方法、模糊诊断方法和基于核的诊断方法,同时系统地分析了每种方法的基本原理、优缺点、研究进展和典型应用。最后探讨了目前模拟电路故障诊断研究存在的问题和未来的发展方向。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094
AN-741鲜为人知的相位噪声特性
<p>
</p>
<div>
关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有
压控振荡器(可编程时钟振荡器)
压控振荡器(可编程时钟振荡器)
实现UXGA解决方案的双通道AD9884A设计准则
<div>
借助AD9884A,利用一种双芯片“乒乓”配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br />
<img al
时钟应用中的直接数字频率合成器
<p>
直接数字式频率合成器(DDS)—DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p