米3电路
共 568 篇文章
米3电路 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 568 篇文章,持续更新中。
证券模拟实验室管理制度
证券模拟实验室工作人员日常行为准则<BR>1、 必须注意环境卫生。禁止在实验室、办公室内吃食物、抽烟、随地吐痰;对于意外或工作过程中污染实验室地板和其它物品的,必须及时采取措施清理干净,保持实验室无尘洁净环境。 <BR>2、 必须注意个人卫生。工作人员仪表、穿着要整齐、谈吐文雅、举止大方。 <BR>3、 实验室用品要各归其位,不能随意乱放。 <BR>4、 实验室应安排人员值日,负责实验室的日常整理
模拟电路教程
模拟电路教程
80c31单片机AD转换电路系统设计
自己找的AD转换设计
看懂数字电路
引导学习数字电路
模拟电子电路学习教程
模拟电子技术
编码译码集成电路VD5026 VD5027
<P> VD5026,VD5027是CMOS大规模数字集成电路(见图1)。前者是编码器,后者是译码器。他们组合应用起来构成一个发射—接收数字编译码系统。</P>
黑魔书(逻辑门的高速特性)pdf下载
在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折
振荡电路详解
对各种振荡电路的详细介绍
5- 场效应管及其基本放大电路
华成英主编
MAX5713-MAX5715数据资料
<div>
The MAX5713/MAX5714/MAX5715 4-channel, low-power,8-/10-/12-bit, voltage-output digital-to-analog converters(DACs) include output buffers and an internal referencethat is selectable to be 2.048V
复合卡诺图在多输出组合逻辑电路设计中的应用
<p>
为了使设计的多输出组合逻辑电路达到最简,运用复合卡诺图化简多输出函数,找出其各项的公共项,得到的表达式不一定是最简的,但是通过找公共项,使电路中尽量使用共用的逻辑门,从而减少电路整体的逻辑门,使电路简单。结果表明,利用复合卡诺图化简后设计出的电路更为简单。</p>
<p style="text-align: center">
<img alt="" src="http://dl.e
铝电解电容器:详细介绍原理,应用,使用技巧
<P class=diarycontent style="MARGIN: 0cm 0cm 0pt; LAYOUT-GRID-MODE: char; LINE-HEIGHT: 12pt; mso-pagination: none"><FONT size=3>铝电解电容器:详细介绍原理,应用,使用技巧<p></p></FONT></P>
<P class=MsoNormal style="MARGIN
电路【最新版】
电子工程师和电子爱好者必备书籍
模拟电路教程
我也是下别人的,内容涵盖了许多模拟电路的基本知识,如半导体,场效应管,集成运算放大器,低频功率放大电路,等等,很不错的
基于MAX4172的电流检测电路设计与实现
基于MAX4172的电流检测电路设计与实现
电容应用详解
电容在电路中的应用
智能仪表中调节参数的数字化方法及其应用
本文主要介绍对智能仪表中调节参数的一种新方法。米取了通用的徽调 电位器的硬件电路和经过数字化处理的软件方法, 使参数的调节及修正既方便又能 长期保存。文中给出了有关的数学推导、硬件电路及软件程序。
运算放大器增益稳定性第2部分-DC增益误差分析
<div>
在第 1 部分中,我们计算了频率域中非反相运算放大器结构的闭环传输函数。特别是,我们通过假设运算放大器具有一阶开环响应,推导出了传输函数。计算增益误差时,振幅响应很重要。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130319152240J3.jpg" style="width: 441px; height: 27
三极管微变等效电路
模拟电子技术
基于选择进位32位加法器的硬件电路实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单