立时
共 66 篇文章
立时 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 66 篇文章,持续更新中。
FPGA/CPLD数字电路设计经验分享
FPGA/CPLD数字电路设计经验分享,涵盖时序分析、时延路径优化、建立时间与保持时间的实战技巧,适用于数字系统开发与硬件设计领域。
高速可变增益放大器(VGA)
高速可变增益放大器(VGA)技术资料,涵盖高频性能与通信专用参数,包含带宽、压摆率及建立时间等关键指标,适用于射频和通信系统设计
运算放大器建立时间
解析运算放大器建立时间的定义与测量方法,涵盖信号响应特性及误差带分析,适用于模拟电路设计与测试场景。
使用采样保持技术实现运算放大器
使用采样保持技术实现运算放大器建立时间测定,欢迎大家交流电子方面知识。
AD7712
AD7712是一款适合低频测量应用的完整模拟前端,具有两个模拟输入通道,可以直接接受来自传感器的低电平信号,也可以接受高电平(±4 × VREF)信号,并产生串行数字输出。它采用Σ-Δ转换技术,可实现最高24位无失码性能。低电平输入信号加在一个以模拟调制器为基础的专有可编程增益前端。经过衰减的高电平信号也可加在同一调制器。调制器输出由片内数字滤波器处理。此数字滤波器的第一个陷波可通过片内控制寄存器
带温度显示的万年历
带温度显示的万年历,实现从2000到2100年的公立时间显示,能设置闹钟
74HC573中文资料
八进制 3 态非反转透明锁存器;当锁存使能端LE为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。
精确测试运算放大器建立时间
用于测试运算放大器建立时间的基本设备包括:一个高品质(且昂贵)的“平顶”脉冲发生器用作DUT的输入;一个DUT测试夹具,在运算放大器插口电源引脚处具有电源和旁路电容;以及一个示波器,用于处理和显示测试输出。适当使用包含磁簧开关的脉冲发生器可以实现同样的结果。建立时间测试要求平坦波形输入,因为在其大部分频率范围内,运算放大器作为积分器工作。因此,其误差信号输出是输入信号的衍生物。一个理想方波输入的衍
FPGA可配置端口电路的设计
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xil
基于XC2S300E芯片的高级加密标准算法的FPGA设计
加密算法一直在信息安全领域起着无可替代的作用,它直接影响着国家的未来和发展.随着密码分析水平、芯片处理能力和计算技术的不断进步,原有的数据加密标准(DES)算法及其变形的安全强度已经难以适应新的安全需要,其实现速度、代码大小和跨平台性均难以继续满足新的应用需求.在未来的20年内,高级加密标准(AES)将替代DES成为新的数据加密标准.高级加密标准算法是采用对称密钥密码实现的分组密码,支持128比特
TDMoverEPON的FPGA设计与研究
随着互联网应用的不断普及,以及网络技术的迅猛发展,用户迫切地需要一种高速且廉价的网络接入方案,EPON技术正是为实现这一目的而被提出的,是一种非常有效的宽带网络接入方式。作为接入网络,在EPON上传输的并不应该仅仅是来自骨干网的数据,EPON还必须与其他网络接入业务相结合,其中最主要的就是与传统 TDM 电信业务的结合。TDM over EPON所要实现的就是在以EPON为结构的接入网内透明传输
位同步信号提取实验
1.掌握用数字环数字锁相环提取位同步信号的原理及其对信息代码的要求。
2.掌握位同步器的同步建立时间、同步保持时间、位同步信号同步抖动等概念。
TDMoverEPON的FPGA设计与研究.rar
随着互联网应用的不断普及,以及网络技术的迅猛发展,用户迫切地需要一种高速且廉价的网络接入方案,EPON技术正是为实现这一目的而被提出的,是一种非常有效的宽带网络接入方式。作为接入网络,在EPON上传输的并不应该仅仅是来自骨干网的数据,EPON还必须与其他网络接入业务相结合,其中最主要的就是与传统 TDM 电信业务的结合。TDM over EPON所要实现的就是在以EPON为结构的接入网内透明传输
FPGASOPC技术在数字通信系统中的应用研究.rar
本文在介绍了FPGA与SOPC相关技术的基础上,系统地研究了FPGA/SOPC技术在数字通信系统中的应用情况. 论文首先从IP核的具体应用方面展开研究.由Altera公司的lP核NCO2.3.0提供QPSK高稳定度的数字正弦信号,实现了一种QPSK高性能数字调制器,结果表明,基于NCO的QPSK数字调制器极大地改善了无杂散动态范围SFDR及信噪比SNR,有效地降低了FPGA的硬件开销, QPSK工
基于C8051F020单片机的双接口OLED控制器设计与实现
<p>文中提出一种基于C8051F020单片机的双接口OLED控制器的设计与实现方案。该设计以C8051F020为核心控制单元,带有两个OLED接口的印刷电路板。在写命令函数和写数据函数中调用判忙函数,保证驱动芯片在不忙状态下接收控制指令。合理排列片选、写使能、并行数据等信号的发送顺序,满足地址/数据的建立时间和保持时间。实验结果证明两块OLED可以准确显示预留信息,具有亮度高、响应速度快、可视角
FPGA可配置端口电路的设计.rar
可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xil
MSP430单片机终端控制的智能静脉曲张预防仪设计与实现
<p>为了有效缓解静脉曲张,设计了单片机控制的智能静脉曲张预防仪.该静脉曲张预防仪由薄膜压力传感器、MSP430单片机、NRF24L01单片射频收发器件、蓝牙无线连接系统等模块构成.通过压力传感器检测人是否站立,其站立时间由单片机计时;当站立时间达到某一设定时间时,主机利用NRF24L01发送指令给从机;从机接收该指令,发出指令启动振动电机开始按摩;达到事先设定的按摩时间,电机停止振动.通过手机蓝
基于PLC与FPC变频调速系统的研究.rar
本文设计的变频调速恒压供水系统由上位机、PLC、变频器、压力变送器等组成。本系统包含三台水泵电动机,采用通用变频器来实现对三相水泵电动机组的软启动和变频调速,运行切换采用“先开先停”的原则。压力变送器检测当前水压信号,送入PLC与设定值经PID比较运算,从而控制变频器的输出电压和频率,进而改变水泵电动机组的转速来改变供水量,最终保持管网压力恒定在设定值附近。把模糊控制算法引入到控制系统中,从而改善
FOC-MUSIC与MUSIC算法的稳健性对比分析
<p>1引言</p><p>在阵列信号处理中,基于特征分解的高分辨阵列处理技术,因其高分辨性能和相对较低的计算量而受到极高的重视。在波达方向估计问题中最典型的是以MUSIC方法为代表的特征结构法。这些估计的高性能是在阵列信号满足模型假设的理想条件下得到的。但实际中阵元特性不可能精确得到,因而与理想模型有偏差。而这些很小的偏差可能会使这类方法的估计性能急剧下降。近几年来,高分辨技术对模型扰动的灵敏性分
解读高速数模转换器DA的建立和保持时间
<p>解读高速数模转换器(DAc)的建立和保持时间</p><p>本应笔记定义了高速数模转换洲DAC的理立和保持时间,并给出了相的图钢。高速DAC的这两个参数通常定义为“正,负值,了解它们与数态特性之间的关系是一避为了解冰这出题,本文是供了一的图例</p><p>介绍</p><p>为了达到高速数模转换器(DAC的最佳性能,需要严格满足数字信号的时序要求。随着时钟频率的提高,数字接口的甜立和保持时间成为