相位计
共 50 篇文章
相位计 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 50 篇文章,持续更新中。
在ADIS16480中调谐扩展卡尔曼滤波器
<div>
ADIS16480是一款MEMS惯性测量单元(IMU),内置一个三轴加速度计、一个三轴陀螺仪、一个三轴磁力计和一个气压计。除了提供完全校准、帧同步的惯性MEMS传感器,ADIS16480还集成了一个扩展卡尔曼滤波器(EKF),可计算动态方位角。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-1212131A41
一种X波段频率合成器的设计方案
<p>
在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 MHz, 可满足雷达测试
通过单个加速度计增强计步器的性能
通过单个加速度计增强计步器的性能<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-1212131F92I32.jpg" style="width: 494px; height: 608px;" /><br />
MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC
本指南讨论最基本的DAC架构:“串”DAC和“温度计”DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。
基于MATLAB与FPGA的FIR滤波器设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">数字滤波器是数字信号处理领域内的重要组成部分。FIR滤波器又以其严格的线性相位及稳定性高等特性被广泛应用。本文结合MATLAB工具软件介绍了FIR数字滤
基于多环锁相宽带细步进频率合成器的设计
<span id="LbZY">为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。<br />
<img alt="" src="ht
利用传统旋钮接口控制AD5111
<div>
数字电位计是机械电位计的最佳替代产品,因其具有小尺寸封装、更高可靠性、高精度和更小电压毛刺等优势。数字电位计可采用各种数字和手动接口。手动或按钮接口直接通过两个按钮开关进行控制, 例如AD5116或AD5228。按向上按钮可提高电阻,按向下按钮可降低电阻,如图1所示。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/82901
基于DSP的FIR线性相位滤波器的设计
基于DSP的FIR线性相位滤波器的设计
电子设计大赛:波形合成与分解(包含所有电路图讲解、程序代码)(853594759)
全国大学生电子设计(课题:波形的合成与分解) 1 任务 设计制作一个具有产生多个不同频率的正弦信号,并将这些信号再合成为近似方波和三角波功能的电路。系统示意图如图1所示: 2要求 2.1 方波振荡器的信号经分频与滤波处理,同时产生频率为1kHz和3kHz与5kHz的正弦波信号,这三种信号应具有确定的相位关系;产生的信号波形无明显失真;幅度峰峰值分别为6V与2V和1.2V; 2.2制作一个由移相器和
C波段介质振荡器的研究与设计
利用负阻原理设计了5.9 GHz介质振荡器(DRO),采用HFSS软件对介质谐振块(DR)进行三维仿真,应用Agilent公司的ADS软件对DRO进行了优化设计和非线性分析,用该方法制作的并联反馈式DRO性能良好,输出功率为10 dBm,相位噪声达到-100 dBc/Hz@10 kHz,-124 dBc/Hz@100 kHz。<br />
<img alt="" src="http://dl.ee