现正
共 154 篇文章
现正 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 154 篇文章,持续更新中。
电弧火箭电源调理单元的研究
研究了电孤火箭发动机对电源调理单元
(PCU) 的输出特性要求.基于逆变电源脉宽调制技术与峰值电流型控制原理,以MOSFET 为主功率器件,研制
了一台电弧火箭电源调理单元.给出了Arcjet 工作时的实验数据通过增加PCU 输出电压的闭环反馈电路,可
以使PCU 的输出外特性呈现正阻性,保证电弧的稳定燃烧
LCD12864显示程序
帮助开发者快速上手LCD12864显示模块,实现正弦波形的可视化展示,掌握图形化显示的核心技术。
FPG对dds信号发生器的设计
verilog语言编写的源码,主要是依据DDS的原理实现实现正弦波的源码
keyled
按键实现led灯停止,或者实现流水,或者实现正反向流水灯显示
Fpga任意波形发生器源码
这份资源提供了一套完整的基于FPGA的直接数字频率合成(DDS)任意波形发生器设计方案,采用Verilog语言编写。适用于电子工程师、科研人员及高校师生进行信号处理实验或项目开发。通过本源码,您可以轻松实现正弦波、方波等多种波形的生成,并支持自定义波形文件导入。该方案具有高精度、低功耗的特点,非常适合于需要灵活配置输出信号的应用场景。现在免费下载,即可获得全部设计文档与代码。
OFDM
这份OFDM代码资源是专为初学者设计的,包含了实现正交频分复用技术的基础框架。通过学习这段代码,您可以快速掌握OFOM的基本原理及其在无线通信中的应用方式。非常适合用于教学、自学或作为项目开发的起点。该资源完全免费提供下载,并且保证了代码的完整性和可运行性,让您能够立即开始实践操作。
五相十拍步进电机PLC程序
五相十拍步进电机PLC程序,可实现正反转及变速控制
DIY自己的MP3播放器
电路很简单,就一个51的单片机和QYM1FS模块。通过指定的串口操作,就可以实现正常的播放,上下曲
操作,音量调节等等.通过这次设计,也详细了解了MP3的编码格式,了解学习不能停留在书本上面,因为技术是日益更新的很多东西,只有通过不断的查找,和询问,才能找到更好的设计方案。
STM32 自带DAC 实现正弦波
STM32 自带DAC 实现正弦波波形输出,可以改变频率和幅度。有相应的注释。
dds实现正弦波的产生
是基于dds方式的正弦波发生器,自带了mif文件,稍微修改可以成为qpsk,psk,fsk等调制信号发生器
dspbuilder
通过dspbuilder实现正弦信号源的两种方法
基于FPGA快速位同步的实现.pdf
同步是数字通信系统中非常重要的技术。一般数字通信系统要实现多种同步功能才能实现正确的数据通信任务,而位同步是其中的一种。对于位同步,通常采用插入导频法和直接法两种方案来实现。插入导频实现位同步需要占用宝贵的频带资源.一般不常用。直接法是从数字信号流中提取位同步信息,分为滤波法和锁相法,一般采用数字锁相环实现同步。文献中对
常见的超前一滞后型数字锁相环提取位同步信息进行了比较深入的研究,但是这类数
用单片机制作的高频正弦波逆变器
本文介绍了一种用简单廉价的单片机AT89C2053实现正弦波脉宽调制、保护的逆变器电路,以及逆变器的整体设计和工作原理,为小型正弦波逆变器的设计制作提供了一种较新的思路。
六位计数器源代码
计数器源程序是用六位数码管显示,可实现正反计数和可选择正反显示,预置数值是以每位独立预置。
DSP实现正弦信号发生器设计
结合DSP硬件特性,通过使用泰勒级数展开法得到设定参数的正弦波形输出,达到设计目的。该信号发生器弥补了通常信号发生器模式固定,波形不可编程的缺点,其具有实时性强,波形精度高,可方便调节频率和幅度、稳定性好等优点。
VHDL实现正弦波程序
VHDL实现正弦波程序,这是一个比较基本的程序。希望FPGA的应用中可以用到。
Practical Java(含源码)
·Practical Java(中文版)》本书出自第一线Java编程专家之手,为读者展现正确、高效、强国之JAVA代码实践方案。这本取材广泛的指南,以不同层级的专家经验,帮助程序员更透彻地理解JAVA,使他们的编码效能(coding effectiveness)发挥到极致。此书以准则/条款形式(rules-based)进行编排,探究改善代码的68个重要主题,提供清晰明快、精心撰写之示例和方案。所有
基于FPGA的正交信号发生器
·摘要: 利用FPGA的DSP开发工具DSP Builder对基本DDFS(直接数字频率合成)建模,并由该DDFS模块实现正交信号发生器,同时用ModelSim和QuartusⅡ进行正交信号的功能仿真时序仿真,仿真结果表明该正交信号频率及相位可灵活调整且分辨率高,能够实现频率及相位的快速切换.
直接数字频率合成器的研究
本文介绍了直接数字频率合成器(DDS)的工作原理及基本结构,在此基础上推导了它的理想频谱,分析了DDS杂散的来源及抑制杂散的常用方法;重点研究了DDS中累加器和波形存储表的设计。针对DDS输入数据刷新率低的特点,双层累加器采用了32位由“流水时序”信号控制的改进的流水线结构,减少了与流水线级数相关的移位寄存器数量;各级流水线中的加法器采用组内、组间超前进位的方式提高了速度;引入相位累加器最低位修正
利用稳压器来实现正相转负相的升降压转换器
利用稳压器来实现正相转负相的升降压转换器.