环网配电
共 35 篇文章
环网配电 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 35 篇文章,持续更新中。
模拟cmos集成电路设计(design of analog
<P>模拟集成电路的设计与其说是一门技术,还不如说是一门艺术。它比数字集成电路设计需要更严格的分析和更丰富的直觉。严谨坚实的理论无疑是严格分析能力的基石,而设计者的实践经验无疑是诞生丰富直觉的源泉。这也正足初学者对学习模拟集成电路设计感到困惑并难以驾驭的根本原因。.<BR>美国加州大学洛杉机分校(UCLA)Razavi教授凭借着他在美国多所著名大学执教多年的丰富教学经验和在世界知名顶级公司(AT&
XAPP854-数字锁相环(DPLL)参考设计
<div>
Many applications require a clock signal to be synchronous, phase-locked, or derived fromanother signal, such as a data signal or another clock. This type of clock circuit is important in
C波段频率源设计及性能分析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定
锁相环基本原理
锁相环
快恢复二极管选型
电子发烧友网为大家提供了快恢复二极管选型。
XS128之锁相环PLL
XS128之锁相环PLL
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
基于ADF4111的锁相环频率合成器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design Syst
ADI最新数据转换器基础知识汇总
<p>
<strong>电子发烧友网核心提示</strong>:本文是关于ADI数据转换器基础知识精华集锦,其中阐述了逐次逼近模数转换器的基本原理、算法及优缺点;ADC和DAC的直流规格和交流规格分析;DAC数模转换器详解及应用举例。<br />
<br />
<strong>一、逐次逼近型模数转换器</strong></p>
<p>
<strong>1.基本逐次逼近模数转换器
电子学名词介绍
电子学名词<BR>1、 电阻率---又叫电阻系数或叫比电阻。是衡量物质导电性能好坏的一个物理量,以字母ρ表示,单位为欧姆*毫米平方/米。在数值上等于用那种物质做的长1米截面积为1平方毫米的导线,在温度20C时的电阻值,电阻率越大,导电性能越低。则物质的电阻率随温度而变化的物理量,其数值等于温度每升高1C时,电阻率的增加与原来的电阻电阻率的比值,通常以字母α表示,单位为1/C。<BR>2、 电阻的温
宽带低EVM直接变频发射机
本电路为宽带直接变频发射机模拟部分的完整实施方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500 MHz至4.4 GHz范围内的RF频率。PLL中的LO执行谐波滤波,确保提供出色的正交精度。低噪声LDO确保电源管理方案对相位噪声和EVM没有不利影响。这种器件组合可以提供500 MHz至4.4 GHz频率范围内业界领先的直接变频发射机性能。<b
锁相环(PLL)基本原理
<div>
锁相环是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器可以相对于参考信号维持恒定的相位角度。锁相环可用来从固定的低频信号生成稳定的输出高频信号等。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-12060QP95V62.jpg" style="width: 459px; height
一种载波同步锁相环设计方案
<p>
研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-1202091A23D44.jpg" style="width: 488px; height:
施耐德PLC视频教程下载
本视频主要讲施耐德PLC硬件方面的知识学习,包括Quantum系列的相关模块知识。附件还包括了施耐德PLC联机编程手册。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/1132425-12092G50123415.jpg" style="width: 512px; height: 288px" /><br />
1
以太网接口EMC设计标准电路
以太网接口EMC设计标准电路:<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12032615325EM.jpg" />
3GHz射频信号源模块GR6710
产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任
X波段低相噪跳频源的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案
一种带振幅调节的晶体振荡器
<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 μm、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-
基于LMH6517的高性能DVGA设计
<div>
本文介绍了LMH6517 可变增益放大器匹配电路和PCB 布局布线的设计指导,以及LMH6517 的主要特性和这些特性对于系统设计的帮助。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130314152G4917.jpg" style="width: 495px; height: 269px;" />
无功功率自动补偿控制器
1) 全数字化设计,交流采样,人机界面采用大屏幕点阵图形128X64 LCD中文液晶显示器。 2) 可实时显示A、B、C各相功率因数、电压、电流、有功功率、无功功率、电压总谐波畸变率、电流总谐波畸变率、电压3、5、7、9、11、13次谐波畸变率、电流3、5、7、9、 11、13次谐波畸变率频率、频率、电容输出显示及投切状态、报警等信息。 3) 设置参数中文提示,数字输入。 4) 电容器控制方案支持