源代

共 49 篇文章
源代 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 49 篇文章,持续更新中。

利用数字电位计AD5292构建30V低成本DAC

图1所示电路采用digiPOT+系列数字电位计AD5292、双通道运算放大器ADA4091-2和基准电压源ADR512,提供一种低成本、高电压、单极性DAC。该电路提供10位分辨率,输出电压范围为0 V至30 V,能够提供最高&plusmn;20 mA的输出电流。AD5292可以通过SPI兼容型串行接口编程。<br /> <img alt="" src="http://dl.eeworm.com/

10Gbits GPON系统的完整,紧凑型APD偏置解决方案

雪崩光電二極管 (APD) 接收器模塊在光纖通信繫統中被廣泛地使用。APD 模塊包含 APD 和一個信號調理放大器,但並不是完全獨立。它仍舊需要重要的支持電路,包括一個高電壓、低噪聲電源和一個用於指示信號強度的精準電流監視器<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130522164034G1.jpg" style="width

广州国保科技有限公司第三代保密机简介

广州国保科技有限公司第三代保密机简介移动通信是由许多服务区组成的,而每个服务区又由若干个基站划分成若干小区,位于服务区内任意位置的手机通过不断接收来自基站的广播信号,同时向基站发送应答信号来保持入网状态.

无源器件对运放的影响

运放外接元器件等效电路分析

工业监控和便携式仪器的6通道SAR型ADC

14 位 LTC&reg;2351-14 是一款 1.5Msps、低功率 SAR 型 ADC,具有 6 個同時采樣差分輸入通道。它采用單 3V 工作電源,並具有 6 個獨立的采樣及保持放大器 (S/HA) 和一個 ADC。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-1305221JKV46.jpg" style="width: 4

基于新型CCCII电流模式二阶带通滤波器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对传统第二代电流传输器(CCII)电压跟随不理想的问题,提出了新型第二代电流传输器(CCCII)并通过采用新型第二代电流传输器(CCCII)构成二阶电

3GHz射频信号源模块GR6710

产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任

高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数

X波段低相噪跳频源的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案

二阶有源低通滤波电路分析

<p> 设计一种压控电压源型二阶有源低通滤波电路,并利用Multisim10仿真软件对电路的频率特性、特征参量等进行了仿真分析,仿真结果与理论设计一致,为有源滤波器的电路设计提供了EDA手段和依据。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12020Q5032U43.jpg" style="width: 381p

MT-015 DAC基本架构II:二进制DAC

虽然串DAC和温度计DAC是迄今最为简单的DAC架构,但需要高分辨率时,它们绝不是 最有效的。二进制加权DAC每位使用一个开关,首创于1920年代(参见参考文献1、2和3)。 自此以后一直颇受欢迎,成为现代精密和高速DAC的支柱架构。

一种带振幅调节的晶体振荡器

<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 &mu;m、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

MEMS传感器的静止带宽测试

<div> 对于采用MEMS加速度计和陀螺仪的工业系统而言,优化带宽可能是关键考虑因素。这代表着精度(噪声)与响应时间之间的一种经典权衡。虽然多数MEMS传感器制造商都会给出典型带宽指标,往往还需要验证传感器或整个系统的实际带宽。在确定加速度计和陀螺仪的带宽特性时,一般需要使用振动台或其他机械激励源。要精确确定特性,需要全面了解应用于受测器件(DUT)的运动。在此过程中需要管理多种潜在误差源。在

场效应晶体管放大电路的动态分析

<P>  场效应晶体管放大电路的动态分析</P> <P>  共源组态基本放大电路的动态分析</P> <P>  共漏组态基本放大电路的动态分析</P>

模拟乘法器ADL5391的原理与应用

<span id="LbZY">简单介绍了ADI公司推出的新一代高性能模拟乘法器ADL5391的主要特性和工作原理。给出了基于ADL5391的宽带乘法器的典型应用电路,并对其进行了测试。最后设计了基于ADL5391的二倍频电路,测试结果表明该二倍频电路具有性能稳定、工作频带宽、测量精度高、抗干扰能力强等优点。<br /> <img alt="" src="http://dl.eeworm.com/

基于新型CCCII的电流模式积分电路

介绍了广泛应用于各种电流模式电路的第二代电流控制电流传输器原件的跨导线性环特性和端口特性,以及其基本组成共源共栅电流镜,并提出了基于共源共栅电流镜的新型COMS电流传输器。在此基础上,设计了基于电流控制电流传输器的电流模式积分电路,并利用Hspice软件进行输入为正弦波和方波时的输出波形的仿真验证。<br /> <img alt="" src="http://dl.eeworm.com/ele/i

将运算放大器连接至高速DAC

<div> 介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC&ndash;) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解

新一代高速定位模块QD75M详解

<p> 电子发烧友网为大家提供了新一代高速定位模块QD75M详解,希望看完之后你对高速定位模块QD75M有一个全面的认识。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12020615361TJ.jpg" /></p>

采用FemtoCharge技术的高速、高分辨率、低功耗的新一代ADC

先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动态范围的信号的能力,以同步接收远、近端发射机的多种调制方式的高频信号。同样,先进的雷达系