检错
共 65 篇文章
检错 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 65 篇文章,持续更新中。
asm——winbaicai
1.hex码校验,智能翻译,基本可以比较准确地编译和反编译Keil,wave3000,
wave6000生成 的hex文件、bin文件。
2.直接打开文件或在上面的窗口中粘入hex代码,点击按钮即可转换为ASM(直
接粘入hex代码需先转换为BIN文件,按钮在右下方)。
3.为了支持伟福,操作码"RR R7"将被翻译成"NOP"(此码及不常用)如翻译的程序
有误请自行检查"
FPGA例程之CRC检错
本资源提供了一套完整的FPGA CRC检错例程,专为初学者设计,旨在帮助工程师快速掌握CRC校验技术在FPGA中的实现方法。通过实际案例学习,您可以深入了解如何利用硬件描述语言(如Verilog或VHDL)编写高效、可靠的错误检测代码。此例程不仅适用于通信系统中的数据完整性验证,也适合于任何需要高精度数据传输的应用场景。免费下载,内容详尽,是您入门FPGA编程及嵌入式系统开发不可或缺的学习资料。
Verilog经典教程
现代计算机与通讯系统电子设备中广泛使用了数字信号处理专用集成电路,它们主要
用于数字信号传输中所必需的滤波、变换、加密、解密、编码、解码、纠检错、压缩、解
压缩等操作。这些处理工作从本质上说都是数学运算。从原则上讲,它们完全可以用计算
机或微处理器来完成。这就是为什么我们常用C、Pascal 或汇编语言来编写程序,以研究
算法的合理性和有效性的道理
差错控制在单片机串行通信中的应用
提出了利用CRC码和汉明码相结合,实现单片机串行通信的检错和纠错的方法,提高了单片机串行通信的可靠性.
种单片机串行通信中的差错控制方案
摘要:本文提出了一种单片机串行通信的纠检错方案,本方案是CRC码和汉明码的一种结合,使得在单片机串行通信中,实现既可纠错又可检错.
SN74LS631.pdf
英文描述: 16-Bit Parallel Error Detection and Correction Circuits(16位并行检错器和更正电路)
中文描述: 16位并行错误检测和校正电路(16位并行检错器和更正电路)
SN74LS630.pdf
英文描述: M16C; M16C/60 Series; Microcontroller; Bit Size: 32/16-bit CISC; ROM: 256K; RAM: 20K; ROM Type: Mask ROM; CPU: M16C/60 core; Minimum Instruction Execution Time (ns): 41.7 (@24MHz); Operating Fre
1553B总线接口技术研究及FPGA实现
本论文在详细研究MIL-STD-1553B数据总线协议以及参考国外芯片设计的基础上,结合目前新兴的EDA技术和大规模可编程技术,提出了一种全新的基于FPGA的1553B总线接口芯片的设计方法。 从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出了总线接口的总体设计方案,考虑到电路的具体实现对结构进行模块细化。在介绍模拟收发器模块的电路设计后,重点介绍了基于FPGA的BC、RT、MT三种类型
一种基于无线局域网MAC层的新纠错方案
无线局域网要获得最佳的传输性能就必须全面利用信道中的冗余信息,包括利用<BR>MAC 层的检错校验信息。本文分析了WLAN MAC 层CRC 校验的数学原理和检错纠错能<BR>力,在分析单比特错误帧分
基于FPGA的MPEG2TS码流实时分析
当前我国正处在从模拟电视系统向数字电视系统的转型期,数字电视用户数量激增,其趋势是在未来的几年内数字电视将迅速普及。在应用逐渐广泛的数字电视系统中,监控数字电视服务正成为一种越来越迫切的需要。然而,目前对于数字电视并没有合适的监测仪器,因此无法及时方便地诊断出现问题的信号以及隔离需要维修的数字化设备。通常只有当电视屏幕上的图像消失时我们才知道数字信号系统出了问题。几乎没有任何线索可以用来找到问题的
扩展缩短CRC码研究和CRCRSCRCTurbo的FPGA硬件实现
该论文内容来源于某通信设备研制项目,该项目中的"CRC-RS译码器的设计"要求采用RS和扩展缩短CRC码来实现.对于扩展缩短CRC码使用多,但有关的研究文献很少.由此,论文在原有CRC码的基础上提出了扩展缩短码的新概念.该文分别研究了扩展缩短CRC码和非线性扩展缩短码.通过对扩展缩短CRC码的构造方法、最小距离、不可检错误概率、码重分布等进行理论分析和仿真,得到了扩展缩短CRC码的好码,并综合出普
逆序CRC编解码算法及在DS18B20中的应用
循环冗余校验CRC 码是检错与纠错能力极强的线性分组码,在通信与测<BR>控领域应用广泛。本文提出了逆序CRC 信息单元编码算法,即以包含若干位的信<BR>息块为单元计算CRC 的方法,进行了详细的数
基于单片机(7,4)循环码编码与译码的研究
循环码是实际差错控制系统中常用的编码方案,具有检错纠错能力强、实现方便等特点。本文在理论分析循环码编码和译码基本原理的基础上,提出了基于单片机系统的(7,4)循环码软件实现编码、译码的方案。
基于iSCSI协议校验算法的改进
CRC 校验作为iSCSI 协议中使用最频繁的一种检错机制,其算法的优劣会直接影响协议的执行效率。文章在分析传统CRC算法低效率的基础上,引入了一种快速并行的CRC 算法,并根据iSCSI 协议的特点
基于FPGA的MPEG2TS码流实时分析与检测系统.rar
当前我国正处在从模拟电视系统向数字电视系统的转型期,数字电视用户数量激增,其趋势是在未来的几年内数字电视将迅速普及。在应用逐渐广泛的数字电视系统中,监控数字电视服务正成为一种越来越迫切的需要。然而,目前对于数字电视并没有合适的监测仪器,因此无法及时方便地诊断出现问题的信号以及隔离需要维修的数字化设备。通常只有当电视屏幕上的图像消失时我们才知道数字信号系统出了问题。几乎没有任何线索可以用来找到问题的
CMMBTMMB标准中LDPC码译码器的研究与FPGA实现.rar
在众多的应用领域中,手机电视是一个广受关注且正处于快速发展阶段的行业,手机电视也必将以其小型化、便携性以及丰富的媒体内容而获得人们的认可、青睐。手机电视标准中比较成熟的有CMMB、T-MMB。其中,由广电总局推出的CMMB标准已经成为手机电视的行业标准,新岸线推出的T-MMB在08被遴选为国标。CMMB/T-MMB标准都把LDPC码列入信道编码方案,它们所应用的LDPC码前向纠错编码技术,大大推动
1553B总线接口技术研究及FPGA实现.rar
本论文在详细研究MIL-STD-1553B数据总线协议以及参考国外芯片设计的基础上,结合目前新兴的EDA技术和大规模可编程技术,提出了一种全新的基于FPGA的1553B总线接口芯片的设计方法。 从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出了总线接口的总体设计方案,考虑到电路的具体实现对结构进行模块细化。在介绍模拟收发器模块的电路设计后,重点介绍了基于FPGA的BC、RT、MT三种类型
基于CLRC632和STM32的RFID读卡器电路设计
<p>论文首先介绍了RFID技术在国内外的发展和应用情况,并对RFID技术的基本结构、工作原理、检错与纠错算法、防冲突算法等进行了理论研究,分析了ISO/IEC 15693和ISO/IEC14443两种工作频率为13.56MHz的RFID国际通用标准。在理论研究的基础上,提出了基于NXPCLRC632射频读卡芯片的RFID读卡模块的硬件设计方案。该芯片结合外围天线匹配电路、天线线圈及通信接口电路,
基于FSK的电力载波通信SoC芯片设计与验证
<p>文中介绍了设计FSK调制解调器所用到的通信算法原理以及实现形式,其中包括基本的调制解调算法频移键控(FSK),检错纠错算法循环冗余码校验(CRC)与差错控制编码(ECC),以及伪随机算法扰码器(Scrambler)。这些算法的引入有效的提高了通信时的可靠性、准确率以及抗干扰能力。在设计时,根据测试结果发现,传输错误经常是以一段连续方式出现,所以本文引入了Interleave算法与ECC有机结
嵌入式系统软件设计中的常用算法
线性方程组求
解、代数插值和曲线拟合、数值积分、能谱处理、数字滤波、数理统计、自动控制、数据排序、数据压
缩和检错纠错等常用算法