最大频率
共 124 篇文章
最大频率 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 124 篇文章,持续更新中。
宽带镜频抑制混频器应用研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">雷达和通信系统中,采用镜频抑制混频器能够有效抑制镜像频率,提高系统的抗干扰能力,同时能够有效的回收镜频能量,提高工作效率。在介绍镜像干扰原理的基础上,文中
反馈电容对VFB和CFB运算放大器的影响
在VFB运算放大器的反馈环路中使用一个电容是非常常见的做法,其目的是影响频率响应,就如在简单的单极点低通滤波器中一样,如下面的图1所示。结果将噪声增益绘制成了一幅波特图,用于分析稳定性和相位裕量<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R216125L15.jpg" style="width: 501px; hei
基于FPGA和虚拟仪器的DDS信号发生器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">将虚拟仪器技术同FPGA技术结合,设计了一个频率可控的DDS任意波形信号发生器。在阐述直接数字频率合成技术的工作原理、电路构成的基础上,分别介绍了上位机
MT-013 评估高速DAC性能
ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)
CMOS模拟开关工作原理
<P class=MsoNormal style="BACKGROUND: white; MARGIN: 0cm 0cm 0pt; TEXT-ALIGN: left; mso-pagination: widow-orphan" align=left><FONT size=3>开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或
声卡虚拟示波器
功能简介 虚仪声卡万用仪是一个功能强大的基于个人电脑的虚拟仪器。它由声卡实时双踪示波器、声卡实时双踪频谱分析仪和声卡双踪信号发生器组成,这三种仪器可同时使用。本仪器内含一个独特设计的专门适用于声卡信号采集的算法,它能连续监视输入信号,只有当输入信号满足触发条件时,才采集一幀数据,即先触发后采集,因而不会错过任何触发事件。这与同类仪器中常用的先采集一长段数据,然后再在其中寻找触发点的方式,即先采集后
放大电路的频率效应
放大电路的频率效应
200mV~10V/0-24V电平单输入单输出模拟信号隔离变送器
转速传感器信号隔离变送器,正弦波整形 主要特性: >> 转速传感器信号直接输入,整形调理方波信号 >> 200mV峰值微弱信号的放大与整形 >> 正弦波、锯齿波信号输入,方波信号输出 >> 不改变原波形频率,响应速度快 >> 电源、信号:输入/输出 3000VDC三隔离 >> 供电电源:5V、12V、15V或24V直流单电源供
将运算放大器连接至高速DAC
<div>
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解
交流功率因数转换器
交流功率因数转换器 特点: 精确度0.25%满刻度 ±0.25o 多种输入,输出选择 输入与输出绝缘耐压2仟伏特/1分钟 冲击电压测试5仟伏特(1.2x50us) (IEC255-4,ANSI C37.90a/1974) 突波电压测试2.5仟伏特(0.25ms/1MHz) (IEC255-4) 尺寸小,稳定性高 主要规格: 精确度: 0.25% F.S. ±0.25&d
HHT方法在探地雷达回波信号特征提取上的应用
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">探地雷达回波信号是一种非平稳非线性信号,其中不仅包含地下埋藏物的目标信号,还包含有可能掩藏目标信号的直达波信号,给目标的
阶跃阻抗滤波器及其倍频应用
<span id="LbZY">阶跃阻抗谐振结构(SIR)是一种新型微带线结构,它具有小型化,尺寸易调整,寄生谐振频率可调等优势。本文利用一种半波长阶跃阻抗谐振结构设计了两个不同尺寸发卡形滤波器,获得同样优秀的性能指标。而后利用此类滤波器完成了一个倍频电路的设计并且达到预期要求。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-1303
一种弱耦合非对称渐变线定向耦合器的快速设计
<span id="LbZY">给出了一种快速设计任意弱耦合非对称渐变线定向耦合器的方法,以线性渐变为基础,通过仿真优化获取最优渐变,摆脱了传统方法中的复杂运算。为改善定向耦合器在频率高端的定向性,在结构上引入了锯齿加载。设计了一个带宽为0.5GHz到20GHz,耦合度为-25dB的定向耦合器,利用三维电磁仿真软件HFSS进行了结果验证。</span><br />
<br />
<br />
锁相与频率合成技术
锁相与频率合成技术
时钟应用中的直接数字频率合成器
<p>
直接数字式频率合成器(DDS)—DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p
基于小信号S参数的功率放大器设计
首先把功率管的小信号<em>S</em>参数制成S2P文件,然后将其导入ADS软件中,在ADS中搭建功率管的输入输出端口匹配电路,按照最大增益目标对整个电路进行优化,最后完成电路的设计。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120213153I0440.jpg" />
16位10 MSPS ADC AD7626的单端转差分高速驱动电路
图1所示电路可将高频单端输入信号转换为平衡差分信号,用于驱动16位10 MSPS PulSAR® ADC AD7626。该电路采用低功耗差分放大器ADA4932-1来驱动ADC,最大限度提升AD7626的高频输入信号音性能。此器件组合的真正优势在于低功耗、高性能<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130201154
高速ADC模拟输入接口考虑
<div>
采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R2161410F1.jpg" style="width: 365px; height: 308px;
一种X波段频率合成器的设计方案
<p>
在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 MHz, 可满足雷达测试
微波滤波器设计的新观点
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">根据三角级数展开理论,将理想滤波器特性曲线做级数展开,然后用单节微带线逼近展开式中的一项或多项,级联后逼近理想的滤波器特性曲线。该方法避免了传统滤波器设计