智能时钟

共 44 篇文章
智能时钟 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 44 篇文章,持续更新中。

一种带振幅调节的晶体振荡器

<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 &mu;m、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-

16位高速模数转换模块的设计及其动态性能测试

本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br /> <img alt="" src="http://dl.eeworm.com

单极超微能耗智能照明控制墙壁开关

发明人简介:发明人米有泉是复合型人才,在电子领域很有造就,给国内外众多企业开发设计了不少创新产品解决了不少技术难题。<BR>单极开关是串联在一根火线与负载一端之间或者串联在一根零线与负载一端之间的控制开关,比如智能照明控制墙壁开关和机械墙照明控制壁开关就是单极开关。要解决的技术壁垒是串联供电难题,开发难度相当大。<BR>双极开关是并联在零火线上的控制开关,比如电视、空调、风扇、装在灯具里的吸顶遥控

多时钟域的异步信号的参考解决

多时钟域的异步信号的参考解决

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

基于改进AdaBoost算法的飞机特征图像识别

飞机特征点图像的识别是航空试飞领域中计算机视觉研究的重要课题,在基于图像的视频安全监控、自动识别与智能人机交互方面有着重要的研究价值。其检测算法经过长时间的发展,已经取得了显著的成绩。本文中对Paul Viola提出的基于积分图像和AdaBoost的检测方法进行了深入研究、改进,并针对实际问题成功应用到飞机特征点图像的快速检测中。<br /> <img alt="" src="http://dl.

Quartus_II_11.0_x86破解器下载

Quartus_II_11.0_x86破解器下载方法:<br /> 首先安装Quartus II 11.0软件(默认是32/64-Bit一起安装):<br /> 用Quartus_II_11.0_x86破解器(内部版).exe破解C:\altera\11.0\quartus\bin下的sys_cpt.dll文件(运行Quartus_II_11.0_x86破解器(内部版).exe后,直接点击&ldq

数字钟实验电路的设计与仿真

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L

现代模拟电路智能故障诊断方法研究与发展

针对传统诊断方法的不足之处,介绍了基于人工智能和现代信息信号处理的现代故障诊断方法,包括专家系统诊断方法、神经网络诊断方法、模糊诊断方法和基于核的诊断方法,同时系统地分析了每种方法的基本原理、优缺点、研究进展和典型应用。最后探讨了目前模拟电路故障诊断研究存在的问题和未来的发展方向。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094

AN-741鲜为人知的相位噪声特性

<p> &nbsp;</p> <div> 关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有

压控振荡器(可编程时钟振荡器)

压控振荡器(可编程时钟振荡器)

实现UXGA解决方案的双通道AD9884A设计准则

<div> 借助AD9884A,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img al

时钟应用中的直接数字频率合成器

<p> 直接数字式频率合成器(DDS)&mdash;DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p

了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

<div> 无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R21619121G.jpg" />

12路数字量输入模块

楼控领域、智能总线控制领域均可以应用的一款不错的输入模块

基于MPC92433的高频时钟电路的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号

MSP430模数转换模块--ADC12

MSP430的各种调好的模块,串口,模数转换,时钟,定时器、低功耗、看门狗、PWM等

实现UXGA解决方案的双通道AD9981设计准则

<div> 借助AD9981,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img alt=""

ADE7816工作原理

<div> ADE7816是一款多通道电能计量IC,可以同时测量多达6个电流通道和1个电压通道。ADE7816可提供所有通道的有功和无功电能以及电流和电压有效值读数。另外提供各种电能质量功能,包括无负载、反向功率和角度测量。ADE7816适合各种计量应用,包括智能电表、配电单元和家庭电能监控器。<br /> <img alt="" src="http://dl.eeworm.com/ele/i

时钟切换电路英文资料.

With more and more multi-frequency clocks being used in today&#39;s chips, especially in the communications field, it is often necessary to switch the source of a clock line while the chip is running.