晶振电路
共 507 篇文章
晶振电路 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 507 篇文章,持续更新中。
电子电路制作大全
电子电路制作大全[PDF共6本] 第1卷 家用与民用电路 第2卷 通用模拟电路 第3卷 通用数字电路 第4卷 测量与传感电路 第5卷 通信电路 第6卷 特殊应用电路
占空比可调矩形波产生电路
占空比可调矩形波产生电路 multisim仿真
模拟电路考试模拟试题及参考答案
模拟电路考试模拟试题
非理想运放构建的低通滤波电路优化设计
<span id="LbZY">分析了基于理想运算放大器构建的滤波器性能以及参数选原则。针对理想运算放大器所构建的滤波器模型当运算放大器为非理想器件时所制造出的滤波器响应性能并不理想这一问题。研究了非理想运算放大器构建的滤波器器件参数对响应时间的影响,提出了一种选取其最优参数值以构建所需滤波器的方法,实验结果表明了该方法的有效性。<br />
<img alt="" src="http://dl.
基于SAA7113H和HTV110的视频转换电路的设计
<p>
</p>
<div>
本文介绍了一种基于SAA7113H 和HTV110 芯片的将模拟视频信号转换为VGA 信号的电路,并给出了硬件连接图和部分程序初始化设置值。
LED电路保护电路设计
LED电路保护电路
复旦cmos学习课件(模拟集成电路设计原理)
这是在网上找了好久的课件,比较不错,上面还有我的笔记,主要讲解模拟集成电路设计原理。
Multisim温度扫描分析在模拟电子技术的应用
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">为了讨论温度对模拟电子电路的影响,采用Multisim10仿真软件中的温度扫描分析进行仿真,分析了温度对放大电路的静态工作点以及输出波形的影响,同时验证
模拟电路一小时看透
模拟电路总结
ST微控制器振荡器电路设计指南
<p>
本应用指南介绍了Pierce振荡器的基本知识,并提供一些指导作法来帮助用户如何规划一个好的振荡器设计,如何确定不同的外部器件的具体参数以及如何为振荡器设计一个良好的印刷电路板。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-1201131A3151F.jpg" /></p>
L7806及相关系列
L7806的资料及78系列的相关资料和典型电路,很好,很强大哦
模拟电路快速入门
模拟电路快速入门
飞行模拟器可扩展数字量输出系统的设计与实现
<span id="LbZY">控制某型飞机模拟座舱中的Led、继电器、小电流元件,满足易于扩充规模的工程需求,采用充分利用元器件特性的方法,使用一种可扩展数字量输出系统建立开出通道,在电路层预留扩充接口,实现座舱灯光信号、电路状态切换、外部设备数控的功能。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-1306251G941
压控振荡电路的设计
<p>
能实现VCO 功能的电路很多,常用的有分立器件构成的振荡器和集成压控振荡器。如串联谐振电容三点式电路、压控晶体振荡器,积分-施密特电路、射级耦合多谐振荡器、变容二极管调谐LC 振荡器和数字门电路等几种。它们之间各有优缺点,下面做简要分析,并选择最合适的方案。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-111
专业课模电差分式放大电路
对你有用的知识,就介意那点积分啦。
模电课程设计电路图
模电
2.5Gbs限幅放大器设计
限幅放大器信号通道利用多级放大方式"降低了输出信号上升:下降时间"减小了级间驱动能力不匹配对信号完整性的影响#通过负反馈环路消除了信号通道上的偏移电压"采用独特的迟滞技术"使检测电路的迟滞对外接电阻变化不敏感!<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120329145610648
电感和磁珠的区别及应用场合和作用
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P>
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa
使用时钟PLL的源同步系统时序分析
使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew
精确实用的电压频率转换电路
精确实用的电压频率转换电路