时频同步

共 117 篇文章
时频同步 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 117 篇文章,持续更新中。

调频调制度监视仪/监视器/分析仪

该款立体声调制度监视仪/分析仪可以保证FM发射记优质工作和 FM 电台保持在最大的调制电平或对发射机的性能进行检测。根据全美和国际标准,该款监视仪特设频率合成的RF预选器,可按50KHZ档预选频率。精确 的 基带解调,PLL 立体声信道解码,线性相位滤波器,为监视调制度电平和性能的检测提供了全面的方便的测试。多路音频输入可供检测和外接失真仪。该款仪器外接天线时可与低电平 RF输入端连接,也可经传输

MT-004 ADC输入噪声面面观——噪声是利还是弊?

所有模数转换器(ADC)都有一定量的“折合到输入端噪声”,可以将其模拟为与无噪声ADC 输入串联的噪声源。折合到输入端噪声与量化噪声不同,后者仅在ADC处理交流信号时出 现。多数情况下,输入噪声越低越好,但在某些情况下,输入噪声实际上有助于实现更高 的分辨率。这似乎毫无道理,不过继续阅读本指南,就会明白为什么有些噪声是好的噪 声。

3GHz射频信号源模块GR6710

产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任

同步多个1 GSPS直接数字频率合成器AD9910

多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130201155531143.jpg" style="width: 399px; height: 398px; " /><br />

X波段低相噪跳频源的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案

MT-015 DAC基本架构II:二进制DAC

虽然串DAC和温度计DAC是迄今最为简单的DAC架构,但需要高分辨率时,它们绝不是 最有效的。二进制加权DAC每位使用一个开关,首创于1920年代(参见参考文献1、2和3)。 自此以后一直颇受欢迎,成为现代精密和高速DAC的支柱架构。

掌握模拟电路设计需要阅读的几本参考书

学习模拟电路时可以把这些书当做参考书

数字电路设计中部分常见问题解析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针

CoolMos的原理、结构及制造

对于常规VDMOS器件结构, Rdson与BV存在矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson增大。所以对于普通VDMOS,两者矛盾不可调和。<br /> 但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不产生影响。为什么有了这个深入衬底的P区

大学物理实验RC电路时间常数的Multisim仿真测试

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于探索大学物理电学实验仿真技术的目的,采用Multisim10仿真软件对RC电路时间常数参数进行了仿真实验测试。从RC电路电容充、放电时电容电压uC的表达式出发,分析了uC与时间常数之间的关系,给出了几种Multis

COOLMOS__ICE2A系列的应用研究

<div> 由lnfineon Technologies (IT)公司推出的COOLMOS ICE2A165/2,65/365系列芯片是PWM+MOSFET二合一芯片,其优点是:用它做开关电源,无需加散热器,在通用电网即可输出20~50W 的功率;保护功能齐全;电路结构简单;能自动降低空载时的工作频率,从而降低待机状态的损耗,故在中小功率开关电源中有着广泛的应用前景。<br /> <img a

Fanuc系统数控车床设置工件零点常用方法

<p> 主轴控制回路为位置闭环控制,主轴电机的旋转与攻丝轴(Z轴)进给完全同步,从而实现高速高精度攻丝。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-12011616352U06.jpg" style="width: 372px; height: 273px" /></p>

基于Multisim的高通滤波器的设计与仿真分析

<span id="LbZY">高通滤波为实现高频信号能正常通过,而低于设定临界值的低频信号则被阻隔、减弱。但是阻隔、减弱的幅度则会依据不同的频率以及不同的滤波程序而改变。文中阐述了对电压转移函数推导分析及电路性能的要求,并利用Multisim仿真软件对其频幅特性的分析进行。<br /> <br /> <img alt="" src="http://dl.eeworm.com/ele/img/31

非理想运放构建的低通滤波电路优化设计

<span id="LbZY">分析了基于理想运算放大器构建的滤波器性能以及参数选原则。针对理想运算放大器所构建的滤波器模型当运算放大器为非理想器件时所制造出的滤波器响应性能并不理想这一问题。研究了非理想运算放大器构建的滤波器器件参数对响应时间的影响,提出了一种选取其最优参数值以构建所需滤波器的方法,实验结果表明了该方法的有效性。<br /> <img alt="" src="http://dl.

模拟电路一小时看透

模拟电路总结

电感和磁珠的区别及应用场合和作用

<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P> <P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa

使用时钟PLL的源同步系统时序分析

使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew

MT-012 ADC需要考虑的交调失真因素

交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。

5-12GHz新型复合管宽带功率放大器设计

<p> 采用微波仿真软件AWR对电路结构进行了优化和仿真,结果显示,在5~12 GHz频带内,复合晶体管结构的输出阻抗值更稳定,带宽得到有效扩展,最高增益达到11 dB,带内波动&lt;0.5 dB,在9 GHz工作频率时,其1 dB压缩点处的输出功率为26 dBm。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12

高增益低功耗恒跨导轨到轨CMOS运放设计

<span id="LbZY">基于CSMC的0.5 &mu;mCMOS工艺,设计了一个高增益、低功耗、恒跨导轨到轨CMOS运算放大器,采用最大电流选择电路作为输入级,AB类结构作为输出级。通过cadence仿真,其输入输出均能达到轨到轨,整个电路工作在3 V电源电压下,静态功耗仅为0.206 mW,驱动10pF的容性负载时,增益高达100.4 dB,单位增益带宽约为4.2 MHz,相位裕度为63