时钟驱动

共 66 篇文章
时钟驱动 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 66 篇文章,持续更新中。

功放机原理及检修

为了帮助广大电子爱好者了解、掌握AV功放的电路结构、工作原理和维修特点,本刊特约有关作者编写了&ldquo;AV功放原理与维修&rdquo;的讲座,拟就AV功放的前置处理电路、卡拉OK电路、杜比定向逻辑解码器、DSP和SRS声场处理电路、荧光屏显示与驱动电路、频谱均衡控制与显示电路、电源电路、遥控与微电脑控制电路、功率放大电路的原理与AV功放维修方面的问题与大家交流。欢迎广大读者关注并参与探讨。<

数字钟实验电路的设计与仿真

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L

使用负输入电压的单电源全差动放大器驱动ADC

<div> 单端双极输入信号的推荐电路如图 1 所示。Vs+ 是放大器的电源;负电源输入接地。VIN 为输入信号源,其表现为一个在接地电位(&plusmn;0 V)附近摆动的接地参考信号,从而形成一个双极信号。RG 和 RF 为放大器的主增益设置电阻。VOUT+和 VOUT- 为 ADC 的差动输出信号。它们的相位差为 180o,并且电平转换为VOCM。<br /> <br /> <img

一种新型高速电磁阀驱动电路

一种新型高速电磁阀驱动电路

AN-741鲜为人知的相位噪声特性

<p> &nbsp;</p> <div> 关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有

压控振荡器(可编程时钟振荡器)

压控振荡器(可编程时钟振荡器)

实现UXGA解决方案的双通道AD9884A设计准则

<div> 借助AD9884A,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img al

CMOS模拟开关工作原理

<P class=MsoNormal style="BACKGROUND: white; MARGIN: 0cm 0cm 0pt; TEXT-ALIGN: left; mso-pagination: widow-orphan" align=left><FONT size=3>开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或

256级DA驱动的调光计算(电阻系列化)

采用单片机的8位输出口,每个输出口接入1只电阻,其阻值为2n次方,由单片机8位数据控制电阻是否接入(并联),此电阻接入比较器并控制可控硅导通角,实现数字控制的调光。本软件是由8位数据对总电阻的计算。该技术还可应用于数控的模拟负载电路、电压输出等电路中。

时钟应用中的直接数字频率合成器

<p> 直接数字式频率合成器(DDS)&mdash;DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p

16位10 MSPS ADC AD7626的单端转差分高速驱动电路

图1所示电路可将高频单端输入信号转换为平衡差分信号,用于驱动16位10 MSPS PulSAR&reg; ADC AD7626。该电路采用低功耗差分放大器ADA4932-1来驱动ADC,最大限度提升AD7626的高频输入信号音性能。此器件组合的真正优势在于低功耗、高性能<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130201154

高速ADC模拟输入接口考虑

<div> 采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R2161410F1.jpg" style="width: 365px; height: 308px;

了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

<div> 无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R21619121G.jpg" />

555时基集成电路简介

<p> 555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为555,用CMOS 工艺制作的称为7555,除单定时器外,还有对应的双定时器556/7556。555 定时器的电源电压范围宽,可在4.5V~16V 工作,7555 可在3~18V 工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS 或者模拟电路电平兼容。</p> <p> <img alt=

基于MPC92433的高频时钟电路的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号

线性及逻辑器件选择指南

<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express&reg;多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B

MSP430模数转换模块--ADC12

MSP430的各种调好的模块,串口,模数转换,时钟,定时器、低功耗、看门狗、PWM等

定时器芯片555,556,7555,7556之关的联系与区别

555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠

功率MOSFET的开通和关断原理

开通过程[ t0 ~ t4 ]:<br /> -- 在 t0 前,MOSFET 工作于截止状态,t0 时,MOSFET 被驱动开通;<br /> -- [t0-t1]区间,MOSFET 的GS 电压经Vgg 对Cgs 充电而上升,在t1 时刻,到达维持电压Vth,MOSFET 开始导电;<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177

实现UXGA解决方案的双通道AD9981设计准则

<div> 借助AD9981,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img alt=""