无线链路

共 54 篇文章
无线链路 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 54 篇文章,持续更新中。

采用FemtoCharge技术的高速、高分辨率、低功耗的新一代ADC

先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动态范围的信号的能力,以同步接收远、近端发射机的多种调制方式的高频信号。同样,先进的雷达系

继电器数显温度采集模拟开关量输入控制板

1、可编程(通过下载排针可下载程序) 2、具有两路数字量(IN0和IN1)控制/检测信号输入端 3、两路AD模拟量输入(A1和A2) 4、两个按键输入 5、两路继电器输出指示灯 6、可控制两路交流220V/10A一下设备。(最大控制设备2000W) 7、板子带有防反接二极管 8、标准的11.0592晶振

了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

<div> 无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R21619121G.jpg" />

数字预失真(DPD)算法研发工具和验证方案

在无线通信系统全面进入3G并开始迈向 4G的过程中,使用数字预失真技术(Digital Pre-distortion,以下简称DPD)对发射机的功放进行线性化是一门关键技术。功率放大器是通信系统中影响系统性能和覆盖范围的关键部件,非线性是功放的固有特性。非线性会引起频谱增长(spectral re-growth),从而造成邻道干扰,使带外杂散达不到协议标准规定的要求。非线性也会造成带内失真,带来系

12路数字量输入模块

楼控领域、智能总线控制领域均可以应用的一款不错的输入模块

数字预失真系统反馈通道增益平坦度的补偿

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对数字预失真系统对反馈链路平坦度的要求,提出一种在不断开模拟链路的前提下,采用单音测量WCDMA&amp;LTE混模基站射频拉远单元反馈链路的增益平坦

基于Matlab_Simulink下的TDMA协议在噪声环境中的仿真研究

<span id="LbZY">时分多址(TDMA)接入是一种按时间划分节点传输信息的传输方式 。本文利用Matlab/Simulink对TDMA(时分多址)协议进行了仿真研究,并对噪声环境下TDMA系统的抗干扰能力做出了分析研究。分析结果表明TDMA协议有良好地抗干扰能力。为TDMA在无线宽带接入网的应用提供了理论支持。<br /> <img alt="" src="http://dl.eewo

ARK-8017DHI 16位8路差分模拟量输入模块

<P>为提高产品的可靠性、设计和功能,本文所有信息若有变更,恕不提前通知。本文信息也不作为厂商的任何承诺。</P> <P>任何情况下,包括已警告了的各种损坏的可能性,厂商均不负责直接的、非直接的、特殊的或偶然的因不正当使用本产品或文件所造成的损坏。</P> <P>本文包含受版权保护的信息,版权所有。未经厂商书面同意,不得以机械的、电子的或其它任何方式进行复制。</P>

信号链基础知识合辑(1-10)

TI信号链培训资料

LC4256V-10T100I 汽车类双路 FET 输入低失真运算放大器

汽车类双路 FET 输入低失真运算放大器

场效应管四路模块使用说明

一、 尺寸:长63mmX宽48mmX高16mm 二、 主要芯片:FR1205(NMOS) 三、 输入控制电压:直流5V 输出控制电压12V~55V,电流为44A 四、串口下载程序 五、 特点: 1、输入控制电源与被控电源隔离 2、具有四路输出信号指示。 3、具有四路光耦隔离 4、四路输入信号低电平有效时有效 5、输入使用排针可方便与单片机设备相连 6、输出使用接线端子可方便接被控设备供电电源 7、

CMOS工艺多功能数字芯片的输出缓冲电路设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 &mu;m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的

基于云计算的冷链物流配送车辆路径优化方法研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">针对冷链物流配送车辆路径优化问题,分析云计算模式下处理配送车辆实时路径的优势,建立了冷链物流配送车辆路径优化应用服务架构;并

大功率固态高功放功率合成失效分析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">功率合成器是大功率固态高功放的重要组成器件。应用散射参数原理对功率合成器的合成效率进行了研究,对一路或者几路功率合成器输入失效时的合成效率进行了分析,并在