数字X射线

共 226 篇文章
数字X射线 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 226 篇文章,持续更新中。

数字信号处理第三章_DFT修改

SQSQ

多功能数字钟的VHDL设计

多功能数字钟的VHDL设计

DA和AD转换电路原理

非电物理量(温度、压力、流量、速度等),须<BR>经传感器转换成模拟电信号(电压或电流),必须转<BR>换成数字量,才能在单片机中处理。<BR>

基于FPGA和虚拟仪器的DDS信号发生器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">将虚拟仪器技术同FPGA技术结合,设计了一个频率可控的DDS任意波形信号发生器。在阐述直接数字频率合成技术的工作原理、电路构成的基础上,分别介绍了上位机

一种具有自动纠错功能的FIR滤波器研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">提出了一种有效实现自动纠错功能FIR数字滤波器技术,该技术采用2种不同架构的标准滤波器通过并行操作来完成。任一滤波器软错误的发生就会引起两个滤波器输出不匹

实验课程设计 数字钟的设计

课程设计

MT-013 评估高速DAC性能

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)

CMOS模拟开关工作原理

<P class=MsoNormal style="BACKGROUND: white; MARGIN: 0cm 0cm 0pt; TEXT-ALIGN: left; mso-pagination: widow-orphan" align=left><FONT size=3>开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或

数字电路讲座:寄存器计数器分频器

数字电路讲座:寄存器计数器分频器

数字容性隔离器的磁场抗扰度

<div> 数字容性隔离器的应用环境通常包括一些大型电动马达、发电机以及其他产生强电磁场的设备。暴露在这些磁场中,可引起潜在的数据损坏问题,因为电势(EMF,即这些磁场形成的电压)会干扰数据信号传输。由于存在这种潜在威胁,因此许多数字隔离器用户都要求隔离器具备高磁场抗扰度 (MFI)。许多数字隔离器技术都声称具有高 MFI,但容性隔离器却因其设计和内部结构拥有几乎无穷大的MFI。本文将对其设计进

256级DA驱动的调光计算(电阻系列化)

采用单片机的8位输出口,每个输出口接入1只电阻,其阻值为2n次方,由单片机8位数据控制电阻是否接入(并联),此电阻接入比较器并控制可控硅导通角,实现数字控制的调光。本软件是由8位数据对总电阻的计算。该技术还可应用于数控的模拟负载电路、电压输出等电路中。

一种用于高精度DA转换器的数字校准技术

数字校准技术

利用AD7142和电容传感器开发单键数字快门按钮

<div> 本应用笔记描述如何利用AD7142和电容传感器环,实现类似于传统35 mm单反(SLR)相机的单一位置数码相机快门按钮。除了更容易控制快门按钮的启动之外,其它优势包括:预对焦速度更快、快门按钮更便宜。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-12060Q50000252.jpg" style="width

小型化数字测频接收机

本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行了测试,测试结果表明本系统可以准确测量1.4~2.0 GHz范围内的信号,测频精度为10 MHz。<br /> <img alt="" src="http://dl.eeworm.com/ele/im

高速数字系统设计下载pdf

高速数字系统设计下载pdf:High-Speed Digital System<BR>Design—A Handbook of<BR>Interconnect Theory and Design<BR>Practices<BR>Stephen H. Hall<BR>Garrett W. Hall<BR>James A. McCall<BR>A Wiley-Interscience Publicat

ADV7511 HDCP 1.1使能_禁用选项

<div> ADV7511 HDMI&reg;发送器支持HDCP 1.1特性;然而,业界对如何正确实现HDCP 1.1的某些特性,特别是增强链路验证(Pj校验),存在一些误解。由于对实现方法存在不同的解释,ADI公司给ADV7511增加了一个HDCP 1.1特性禁用选项。版本ID(主寄存器映射的寄存器0x00) 为0x14的ADV7511器件提供此选项。在以前版本的ADV7511中,如果接收器在

1N5X系列二极管参数及代换

1N5X系列二极管参数及代换

音频数模转换器DAC抖动的灵敏度分析

<div> Abstract: This application note describes how sampling clock jitter (time interval error or &quot;TIE jitter&quot;) affectsthe performance of delta-sigma digital-to-analog converters (DACs). Ne

高速数据转换器评估平台(HSDCEP)用户指南评估

<div> 高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率&ge; 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存

揭开∑—△ADC的神秘面纱

越柬越多的应用 例如过程控制、称重等 都需要高分辨率、高集成度和低价格的ADC。 新型&Sigma; .△转换技术恰好可以满足这些要求 然而, 很多设计者对于这种转换技术并不 分了解, 因而更愿意选用传统的逐次比较ADC &Sigma;.A转换器中的模拟部分非常简单(类似j 个Ibit ADC), 而数字部分要复杂得多, 按照功能町划分为数字滤波和抽取单元 由于更接近r 个数字器件,&Sigma;