数字锁相放大器
共 372 篇文章
数字锁相放大器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 372 篇文章,持续更新中。
数电综合性设计实验——集成式数字闹钟
数电实验课程设计
基于AD603程控宽带放大器的设计
本设计是采用AD603可控增益放大器芯片设计的一款高增益,高宽带直流放大器,采用两级级联放大电路了,提高了放大增益,扩展了通频带宽,而且具有良好的抗噪声系数,采用AT89S52芯片控制数模转换(DAC0832芯片)进行程控放大控制,在0—20MHz频带内,放大倍数在0-40dB之间进行调节,增益起伏为1dB。系统具有键盘输入预置,增益可调和液晶显示,具有很强的实际应用能力。
低噪声电荷放大器TB6078
深圳潮光科技内部整理资料
数字隔离器为工业电机驱动应用带来性能优势
<div>
工业电机驱动中使用的电子控制必须能在恶劣的电气环境中提供较高的系统性能。电源电路会在电机绕组上导致电压沿激增现象,而这些电压沿则可以电容耦合进低电压电路之中。电源电路中,电源开关和寄生元件的非理想行为也会产生感性耦合噪声。控制电路与电机和传感器之间的长电缆形成多种路径,可将噪声耦合到控制反馈信号中。高性能驱动器需要必须与高噪声电源电路隔离开的高保真反馈控制和信号。在典型的驱动系统中,
INA116仪表放大器资料
一种具有超高输入阻抗、超低输入偏置电流的仪表放大器。
高频功率谐振放大器
两级甲类功放
超高频窄带单级低噪声放大器的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">文中介绍了一款超高频窄带低噪声放大器电路,该电路结构小巧(20 mm ×13 mm ,厚度为0.6 mm),功能
数字电路习题答案
杨春玲版数字电路教材课后习题详解
50个典型电路分析
在电子制作和设计,经常会用到不同参数的电感线圈,这些线圈的电感量不像电阻那么容易测量,有些数字万用表虽有电感测量挡,但测量范围很有限。该电路以谐振方法测量电感值,测量下限可达10nH,测量范围很宽,能满足正常情况下的电感量测量,电路结构简单,工作可靠稳定,适合于爱好者制作。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120
数字电路医院呼叫系统的设计
数字电路课程设计
基于ATF54143平衡式低噪声放大器的设计
基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90°相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低噪声系数和良好地驻波比要求。此文也为后面电路的设计和调试提供
集成电路运算放大器的线性应用
集成电路运算放大器的线性应用<BR>基本运算电路<BR>对数和指数运算电路<BR>集成模拟乘法器<BR>有源滤波电路
高等学校试用教材 脉冲与数字电路 上册
挺有用的高等学校试用教材 脉冲与数字电路 上册。
运算放大器应用电路集萃
运算放大器应用电路集萃
运算放大器设计应用经典问答集粹
运算放大器设计应用经典问答集粹+
全数字跟踪接收机的设计与实现
<span id="LbZY">随着软件无线电在中频领域的广泛应用,采用数字信号处理技术设计了基于FPGA全数字中频跟踪接收机并应用于遥感卫星天线接收系统中。给出了详细的理论说明和体统组成。该接收机结构简单,成本低,调试方便。在测试和实际应用中,该跟踪接收机输入信号的动态范围大,AGC和误差电压精度等指标较模拟接收机都有显著的提高。<br />
<img alt="" src="http://dl
数字钟实验电路的设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L
宽带直流放大器设计
放大器介绍
高增益跨导型运算放大器设计
<p>
运算放大器作为模拟集成电路设计的基础,同时作为DAC校准电路的一部分,本次设计一个高增益全差分跨导型运算放大器。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/829019-12020Q63525448.jpg" style="width: 656px; height: 360px; " /></p>
宽带低相噪高分辨率频率合成器设计
<p>
利用锁相环(PLL)和YTO相结合,设计出一种频率合成器。实现了3~7 GHz的频率覆盖和低于0.2 Hz的频率分辨率。全频段相噪均在-108 dBc/Hz@10 kHz以下,具有较高的实用价值。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12041Q6001TD.jpg" /></p>
<br />