数字输出

共 303 篇文章
数字输出 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 303 篇文章,持续更新中。

基于FPGA和虚拟仪器的DDS信号发生器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">将虚拟仪器技术同FPGA技术结合,设计了一个频率可控的DDS任意波形信号发生器。在阐述直接数字频率合成技术的工作原理、电路构成的基础上,分别介绍了上位机

一种具有自动纠错功能的FIR滤波器研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">提出了一种有效实现自动纠错功能FIR数字滤波器技术,该技术采用2种不同架构的标准滤波器通过并行操作来完成。任一滤波器软错误的发生就会引起两个滤波器输出不匹

实验课程设计 数字钟的设计

课程设计

MT-013 评估高速DAC性能

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)

CMOS模拟开关工作原理

<P class=MsoNormal style="BACKGROUND: white; MARGIN: 0cm 0cm 0pt; TEXT-ALIGN: left; mso-pagination: widow-orphan" align=left><FONT size=3>开关在电路中起接通信号或断开信号的作用。最常见的可控开关是继电器,当给驱动继电器的驱动电路加高电平或低电平时,继电器就吸合或

数字电路讲座:寄存器计数器分频器

数字电路讲座:寄存器计数器分频器

电容性负载稳定性输出引脚补偿

运放

数字容性隔离器的磁场抗扰度

<div> 数字容性隔离器的应用环境通常包括一些大型电动马达、发电机以及其他产生强电磁场的设备。暴露在这些磁场中,可引起潜在的数据损坏问题,因为电势(EMF,即这些磁场形成的电压)会干扰数据信号传输。由于存在这种潜在威胁,因此许多数字隔离器用户都要求隔离器具备高磁场抗扰度 (MFI)。许多数字隔离器技术都声称具有高 MFI,但容性隔离器却因其设计和内部结构拥有几乎无穷大的MFI。本文将对其设计进

256级DA驱动的调光计算(电阻系列化)

采用单片机的8位输出口,每个输出口接入1只电阻,其阻值为2n次方,由单片机8位数据控制电阻是否接入(并联),此电阻接入比较器并控制可控硅导通角,实现数字控制的调光。本软件是由8位数据对总电阻的计算。该技术还可应用于数控的模拟负载电路、电压输出等电路中。

一种用于高精度DA转换器的数字校准技术

数字校准技术

利用AD7142和电容传感器开发单键数字快门按钮

<div> 本应用笔记描述如何利用AD7142和电容传感器环,实现类似于传统35 mm单反(SLR)相机的单一位置数码相机快门按钮。除了更容易控制快门按钮的启动之外,其它优势包括:预对焦速度更快、快门按钮更便宜。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-12060Q50000252.jpg" style="width

小型化数字测频接收机

本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行了测试,测试结果表明本系统可以准确测量1.4~2.0 GHz范围内的信号,测频精度为10 MHz。<br /> <img alt="" src="http://dl.eeworm.com/ele/im

高速数字系统设计下载pdf

高速数字系统设计下载pdf:High-Speed Digital System<BR>Design—A Handbook of<BR>Interconnect Theory and Design<BR>Practices<BR>Stephen H. Hall<BR>Garrett W. Hall<BR>James A. McCall<BR>A Wiley-Interscience Publicat

一阶RC电路的暂态过程

<P>  一、实验目的</P> <P>  1.观察RC电路充放电过程,掌握时间常数的测量方法。</P> <P>  2.研究RC积分电路和微分电路的特点。</P> <P>  二、实验任务</P> <P>  1.观察记录图示电路的放电过程。求出时间常数τ。</P> <P>  2.设计时间常数τ为1ms的RC积分电路和微分电路,用示波器观察在脉冲信号源周期不同(与时间常数相比,即输入脉冲宽度T&lt;&

声卡虚拟示波器

功能简介 虚仪声卡万用仪是一个功能强大的基于个人电脑的虚拟仪器。它由声卡实时双踪示波器、声卡实时双踪频谱分析仪和声卡双踪信号发生器组成,这三种仪器可同时使用。本仪器内含一个独特设计的专门适用于声卡信号采集的算法,它能连续监视输入信号,只有当输入信号满足触发条件时,才采集一幀数据,即先触发后采集,因而不会错过任何触发事件。这与同类仪器中常用的先采集一长段数据,然后再在其中寻找触发点的方式,即先采集后

高速数据转换器评估平台(HSDCEP)用户指南评估

<div> 高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率&ge; 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存

揭开∑—△ADC的神秘面纱

越柬越多的应用 例如过程控制、称重等 都需要高分辨率、高集成度和低价格的ADC。 新型&Sigma; .△转换技术恰好可以满足这些要求 然而, 很多设计者对于这种转换技术并不 分了解, 因而更愿意选用传统的逐次比较ADC &Sigma;.A转换器中的模拟部分非常简单(类似j 个Ibit ADC), 而数字部分要复杂得多, 按照功能町划分为数字滤波和抽取单元 由于更接近r 个数字器件,&Sigma;

74系列数字芯片资料-7474

74系列数字芯片相关资料

在AD9980上实现自动失调功能

<div> AD9980集成自动失调功能。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B至0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在后沿箝位期间)对比输出代码和目标代码,然后上调或下调失调以进行补偿。在自动失调模式下,目标代码为11位二进制补码字,并将

[数字信号处理及应用].王华奎.文字版

内容简介 本书以数字信号处理基础内容为主,同时也介绍了有关数字信号处理实现与应用。书中 以主要篇幅讨论了离散时间信号与系统的基本概念,离散傅里叶变换及其快速算法,数字滤 波器的结构与各种设计方法。这是数字信号处理中的经典内容,也是进一步学习和掌握更多 信号处理理论的基础。为便于数字信号处理系统的设计与开发,书中介绍了数字信号处理芯 片的原理及其开发工具以及应用实例。 本书概念清晰,说明详细,深入浅