数字示波器
共 10,000 篇文章
数字示波器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 10000 篇文章,持续更新中。
430的手持式LCR数字电桥的设计与实现
基于MSP430的手持式LCR数字电桥的设计与实现,资料很详细,修改后可以作为毕业设计使用
基于STM32的虚拟示波器的设计与实现
基于STM32的虚拟示波器的设计与实现,可以帮助大家学习,修改后可以做毕业设计试用,欢迎大家下载
示波器电路图
示波器电路图,资料很详细,可以帮助大家学习,欢迎大家下载!
数字符号
数字符号,自己用的很好!大家都可以用用!不好勿怪!
MSP430单片机的便携式数字倾角
基于MSP430单片机的便携式数字倾角仪的研制_张伟[1],不错的资料,值得学习。谢谢。
示波器等虚拟仪器软件
示波器等虚拟仪器软件,不到之处希望理解!可以交流共进!
基于launchpad的简易数字万用表
基于launchpad的简易数字万用表,不错的资料,值得学习。谢谢。
高效的Msp430数字滤波器代码
高效的Msp430数字滤波器代码,不错的资料,值得学习。谢谢。
TMS320C6474硅修订勘误表2
TMS320C6474数字信号处理器硅修订勘误表2,资料很详细,可以帮助大家学习,欢迎大家下载!
TMS320C6474数字信号处理器勘误表1
TMS320C6474数字信号处理器勘误表1,资料很详细,可以帮助大家学习,欢迎大家下载!
TMS320C6474多核数字信号处理器
TMS320C6474多核数字信号处理器,资料很详细,可以帮助大家学习,欢迎大家下载!
示波器等虚拟仪器软件
示波器等虚拟仪器软件!不到之处希望理解!可以交流共进!
数字电路基础
数字电路基础!不到之处希望理解!可以交流共进!
基于MSP430单片机的数字电压表
基于MSP430单片机的数字电压表的设计,可以帮助大家学习,帮助大家理解,欢迎大家下载,谢谢!
华为Verilog典型电路设计
Verilog HDL是目前应用最为广泛的硬件描述语言.Verilog HDL可以用来进行各种层次的逻辑设计,也可以进行数字系统的逻辑综合,仿真验证和时序分析等。 Verilog HDL适合算法级,寄存器级,逻辑级,开关级、系统级和版图级等各个层次的设计和描述. Verilog HDL进行设计最大的优点是其工艺无关性.这使得工程师在功能设计,逻辑验证阶段可以不必过多考虑门级及工艺实现的具体
CPLD于数字电路中的应用
可编程逻辑器件PLD(Programmable Logic De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题。PLD由基本逻辑门电路、触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能。可编程逻辑器件自20世纪70年代初期以来经历了从PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构、工
FIR数字滤波器设计与仿真
基于Verilog HDL的FIR数字滤波器设计与仿真
本文主要分析了FIR 数字滤波器的基本结构和硬件构成特点, 简要介绍了FIR 滤波器实现的方式优缺点; 结合Altera 公司的Stratix 系列产品的特点, 以一个基于MAC 的8 阶FIR 数字滤波器的设计为例, 给出了使用Verilog 硬件描述语言进 行数字逻辑设计的过程和方法, 并且在QuartusII 的集成开发环境下编写HD
数字电路设计的抗干扰考虑
在电子系统设计中,为了少走弯路和节省时间,应充分考虑并满足抗干扰性的要求,避免在设计完成后再去进行抗干扰的补救措施。形成干扰的基本要素有三个:
(1)干扰源,指产生干扰的元件、设备或信号,用数学语言描述如下:du/dt,di/dt大的地方就是干扰源。如:雷电、继电器、可控硅、电机、高频时钟等都可能成为干扰源。
(2)传播路径,指干扰从干扰源传播到敏感器件的通路或媒介。典型的干扰传播路径是通过导
FPGA笔记
可编程逻辑器件(Programmable Logic Device)是一种数字电路,它可以由用户来 进行编程和配置,利用它可以解决不同的逻辑设计问题。可编程逻辑器件自本世纪70 年代初期主要用于解决各种类型的存储问题,后来逐渐转向为各种逻辑应用,在结构、 工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高,它主要经历了以下三 个发展阶段:
数字信号处理c语言程序集
数字信号处理c语言程序集