数字实现
共 308 篇文章
数字实现 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 308 篇文章,持续更新中。
【全美经典】数字信号处理(M.H. 海因斯)
数字信号处理
FIR数字滤波器原理设计及作用
fir数字滤波器设计 很好的资料
基于数字指纹的数字版权标识技术
<p>
针对互联网领域版权保护面临的挑战,介绍了一种新的版权公共服务新模式:数字版权标识符体系及其总体技术框架,并分析了基于数字指纹的数字版权标识技术,该技术对于数字版权标识符体系中数字版权监测取证功能的实现具有一定的意义。</p>
<p style="text-align: center">
<img alt="" src="http://dl.eeworm.com/ele/img/10
verilog hdl 夏宇闻数字逻辑设计
复杂数字逻辑系统的VerilogHDL 设计技术和方法
电子技术基础(数字部分)第五版答案康华光
电子技术基础(数字部分)第五版答案康华光。
数字电路的基础知识教程
主要介绍几种常用的触发器的组成和用法
四位数码管计数器仿真实现
简单的方法
六路抢答器原理图
由数字电路组成的,包括抢答、计时、报警电路
数字电路基础教程
数字电路基础教程
在AD9981上实现自动失调功能
<div>
AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在“后肩”期间)输出代码和目标代码作比较,然后上调或下调失调以进行
利用精密模拟微控制器ADuC7024和数字加速度计ADXL345检测低g加速度
ADXL345是一款小巧纤薄的低功耗三轴加速度计,可以对高达±16 g的加速度进行高分辨率(13位)测量。数字输出数据为16位二进制补码格式,可通过SPI(3线或4线)或者I2C数字接口访问。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-13020115535IS.jpg" style="width: 497px; h
IBIS模型之第2部分-IBIS模型总质量的确定
<div>
本文是三部曲系列文章的第 2 部分。第 1 部分(请见参考文献 1)讨论了数字输入/输出缓冲器信息规范 (IBIS) 仿真模型的基本要素,以及它们在 SPICE 环境中的产生过程。本文(第 2 部分)将研究 IBIS 模型正确性检测。第 3 部分将刊登在后续《模拟应用期刊》上,其将介绍 IBIS 用户如何对印刷电路板 (PCB)开发阶段出现的信号完整性问题进行研究。<br />
<
脉冲数字电路及其应用(中册)
数字电路应用介绍
基于能量检测的频谱感知方法研究
认知无线电是一种用于提高无线通信频谱利用率的新的智能技术,检测频谱空穴是否存在是实现认知无线电的前提和关键技术之一。首先简述认知无线电的背景和概念, 针对认知无线电的频谱感知功能,介绍了基于能量检测的频谱检测方法,并在Matlab环境下进行了仿真实验, 比较在相同的虚警概率情况下的检测概率与信噪比的关系。仿真实验结果表明,在相同的虚警概率时,当信噪比大的时候,检测概率越大。<br />
<br /
MT-017 过采样插值DAC
过采样和数字滤波有助于降低对ADC前置的抗混叠滤波器的要求。重构DAC可以通过类似的方式运用过采样和插值原理。
基于采用分立元件设计的LC谐振放大器的设计方案
<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br />
<img alt="" src="http://dl
基于锁相放大原理的微弱信号检测电路
<span id="LbZY">针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提取有用信号幅值的功能,测量误差控制在5%以内。由于本电路有实现简
DN494 - 驱动一个低噪声、低失真18位、1.6Msps ADC
<div>
LTC®2379-18 是一款 18 位、1.6Msps SAR ADC,具有极高的 SNR (101dB) 和 THD (–120dB)。该器件还具有一种独特的数字增益压缩功能,因而免除了在 ADC驱动器电路中增设一个负电源的需要。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-13052
PSoC在时间谱采集电路中的应用
<span id="LbZY">在脉冲中子氧活化测井仪中,伽马射线时间谱的采集是仪器至为关键的部分。伽马射线时间谱采集电路常用的设计采用单片机与CPLD组合的方案,CPLD实现伽马射线计数,单片机则负责数据的处理、传输等工作。基于单片PSoC芯片的新方案,设计了伽马射线时间谱采集电路,实现了同样的功能。功能考核和高温考核证明,该方案有效、可靠,解决了高温CPLD价格昂贵且难以购买的问题,同时还能减
基于Multisim的计数器设计仿真
<span id="LbZY">计数器是常用的时序逻辑电路器件,文中介绍了以四位同步二进制集成计数器74LS161和异步二-五-十模值计数器74LS290为主要芯片,设计实现了任意模值计数器电路,并用Multisim软件进行了仿真。仿真验证了设计的正确性和可靠性,设计与仿真结果表明,中规模集成计数器可有效实现任意模值计数功能,并且虚拟仿真为电子电路的设计与开发提高了效率。<br />
<img a