放电时间
共 75 篇文章
放电时间 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 75 篇文章,持续更新中。
集成化图像控制引擎的研究与实现
随着半导体技术以及计算机软硬件技术的飞速发展,对于图像的显示和控制技术也呈现出越来越多的方式。文中介绍了一种基于NIOS II软核处理器实现对SD卡驱动与TFT-LCD控制的方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的模块来协同从SD卡读取JPEG格式的图片,经过FPGA解码处理显示于TFL-LCD上,并使用触摸控制实现图片的前
数字钟实验电路的设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L
运放电路分析
运放
基于改进SIFT算法的图像匹配方法研究
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">SIFT算法具有旋转、平移、尺度缩放和亮度的变化保持不变性的优点,也有算法复杂、计算时间长的缺点。本文提出了以街区距离代替欧式距离的新方法,来提高SIF
MT-013 评估高速DAC性能
ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)
经典运放电路分析(经典)_免费
经典运放电路分析(经典)_免费
功放电路测试
功放电路测试 个人PPT.
一阶RC电路的暂态过程
<P> 一、实验目的</P>
<P> 1.观察RC电路充放电过程,掌握时间常数的测量方法。</P>
<P> 2.研究RC积分电路和微分电路的特点。</P>
<P> 二、实验任务</P>
<P> 1.观察记录图示电路的放电过程。求出时间常数τ。</P>
<P> 2.设计时间常数τ为1ms的RC积分电路和微分电路,用示波器观察在脉冲信号源周期不同(与时间常数相比,即输入脉冲宽度T<&
[数字信号处理及应用].王华奎.文字版
内容简介 本书以数字信号处理基础内容为主,同时也介绍了有关数字信号处理实现与应用。书中 以主要篇幅讨论了离散时间信号与系统的基本概念,离散傅里叶变换及其快速算法,数字滤 波器的结构与各种设计方法。这是数字信号处理中的经典内容,也是进一步学习和掌握更多 信号处理理论的基础。为便于数字信号处理系统的设计与开发,书中介绍了数字信号处理芯 片的原理及其开发工具以及应用实例。 本书概念清晰,说明详细,深入浅
第一章_清华数字电子技术第五版阎石课件
<p>
清华大学 数字电子技术 ppt主要内容:</p>
<p>
第一章 数制和码制<br />
数字量和模拟量<br />
数字量:变化在时间上和数量上都是不连续的。(存在一个最小数量单位△)<br />
模拟量:数字量以外的物理量。</p>
<p>
数字电路和模拟电路:工作信号,研究的对象,分析/设计方法以及所用的数学工具都有显著的不
基于SLPS的模拟电路故障样本自动获取技术
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">故障样本数据的获取是模拟电路故障诊断中最基本的步骤。为了实现短时间内多次进行故障注入、获取大量样本数据,提出了基于SLPS的样本数据自动获取技术。利用SLPS将PSpice与Matlab结合,采用Matlab
200种功放电路
功放
机翼极限环振荡仿真与计算
<span id="LbZY">机翼极限环振荡(LCO)是典型的非线性气动弹性问题,严重的会造成机翼的结构破坏。为了精确捕捉极限环振荡初始临界点,准确预测极限环的幅值,为机翼的设计提供准确的数据参考,本文综合考虑了气动与结构非线性的影响,提出了一种松耦合气动弹性仿真方法。在子迭代过程中分别采用LUSGS双时间推进和多步推进法交替求解气动和结构动力学方程;一种高效的插值技术应用于耦合界面数据的映射与
多头动臂式贴片机贴装时间分阶段启发式优化算法
摘要:贴片机贴装时间是影响表面组装生产线效率的重要因素,文中提出了一种改进式分阶段启发式算法解决具有分飞行换嘴结构的多贴装头动臂式贴片机贴装时间优化问题;首先,根据飞行换嘴的特点,提出了适用于飞行换嘴的喂料器组分配方案;其次,依据这一分配结果,通过改进式启发式算法实现了喂料器组在喂料器机构上的分配;最后,结合近邻搜索法解决了元器件的贴装顺序优化问题;仿真结果证明,文中采用的改进分阶段启发式算法比传
时钟应用中的直接数字频率合成器
<p>
直接数字式频率合成器(DDS)—DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p
一种X波段频率合成器的设计方案
<p>
在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 MHz, 可满足雷达测试
流水线ADC的行为级仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">行为级仿真是提高流水线(Pipeline)ADC设计效率的重要手段。建立精确的行为级模型是进行行为级仿真的关键。本文采用基于电路宏模型技术的运算放大器模型,构建了流水线ADC的行为级模型并进行仿真。为验证提出模型的精度
线性及逻辑器件选择指南
<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express®多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B
一种增益增强型套筒式运算放大器的设计
设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 MHz,而功耗仅为2
48MHz窄带射频功放设计
48MHz窄带射频功放电路