开环式功放
共 71 篇文章
开环式功放 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 71 篇文章,持续更新中。
数字式定时开关实习报告
本次数电设计是数字式定时开关的设计,利用两片CD4511和40192以及555定时器构成的,能够实现0到99秒定时,适合学完数字电子技术的同学实习使用
解析逻辑函数式的处理
<p>
对数字电路设计中的重要环节--逻辑函数式的处理进行了解析。分逻辑函数式的化简、检查、变换3个方面作了详细探讨,且对每个方面给出了相应的见解,即对逻辑函数式的化简方面提出宜采用先卡诺图法再代数法的综合法;对逻辑函数式的检查方面指出了观察互补出现的因子并检验在特殊条件下是否存在该因子的“互补相与”和“互补相或”的核心要点;对逻辑函数式的变换
线性及逻辑器件选择指南
<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express®多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B
一种增益增强型套筒式运算放大器的设计
设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 MHz,而功耗仅为2
48MHz窄带射频功放设计
48MHz窄带射频功放电路
MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC
本指南讨论最基本的DAC架构:“串”DAC和“温度计”DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。
双频式定子接地保护的模拟滤波器设计与实现
双频式定子接地保护是目前在中小型发电机中得到广泛应用的一种发电机保护,三次谐波的变化情况是这种保护动作的依据之一。文中着重就能够从发电机机端和中性点侧电压中初步提取三次谐波的模拟滤波器的设计进行了讨论,通过分析比较各类滤波器的阻带衰减速度、通频带平坦度等特点以及生产实际装置的成本等多方面因素设计出了一款能够满足保护装置要求的模拟滤波器。从仿真及实验结果中可以看出,此款模拟滤波器具有良好的应用效果。
宽带射频功率放大器的数字预失真技术研究
<div>
本课题主要研究对象为数字预失真技术中的功放模型的建立及数字预失真算法的研究。功放的数学模型主要分为无记忆模型和记忆模型,分析了不同模型的参数估计的方法。针对以往常见的模型反转数字预失真算法,课题分析并使用了新颖的间接学习(indirect learning)数字预失真算法,从而有效避免了无法对功放模型进行求逆的缺陷,并在此架构下仿真了不同功放模型的参数估计对于数字预失真效果的影响。针
C波段介质振荡器的研究与设计
利用负阻原理设计了5.9 GHz介质振荡器(DRO),采用HFSS软件对介质谐振块(DR)进行三维仿真,应用Agilent公司的ADS软件对DRO进行了优化设计和非线性分析,用该方法制作的并联反馈式DRO性能良好,输出功率为10 dBm,相位噪声达到-100 dBc/Hz@10 kHz,-124 dBc/Hz@100 kHz。<br />
<img alt="" src="http://dl.ee
经典功放电路讲解-提高你的模拟电路知识
资料能提高你的模拟电路知识
大功率固态高功放功率合成失效分析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">功率合成器是大功率固态高功放的重要组成器件。应用散射参数原理对功率合成器的合成效率进行了研究,对一路或者几路功率合成器输入失效时的合成效率进行了分析,并在