并行计算
共 232 篇文章
并行计算 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 232 篇文章,持续更新中。
车牌识别分类器
难得一见的车牌识别分类器技术资料,融合模板匹配与神经网络并行计算,提升识别准确率与效率,适合计算机视觉与智能交通研究者参考。
hadoop倒排索引
适用于大数据文本处理项目,基于Hadoop框架实现高效的倒排索引构建与查询方案,支持分布式数据存储与并行计算,提升搜索效率和系统扩展性。
基于FPGA的人工神经网络实现方法
适用于实际部署的FPGA神经网络加速方案,采用优化算法与硬件架构设计,可直接用于边缘计算和实时推理场景。涵盖模型量化、并行计算等关键技术。
SAR的并行接口设计与实现
一套关于SAR图像融合处理机并行接口设计与实现的技术文档,涵盖硬件架构、数据传输协议及同步机制,适用于雷达信号处理与并行计算领域。
基于包络的简单算法
基于包络分析的简单算法,采用高效非线性处理架构,实现语音识别中的特征提取优化。结合自适应机制与并行计算优势,提升系统鲁棒性与实时响应能力,适用于低资源环境下的语音处理场景。
改进的并行积分算法低通滤波器的FPGA
本资源提供了一种基于改进并行积分算法的低通滤波器FPGA设计方案,特别适用于需要高效处理信号的应用场景。通过采用先进的并行计算技术,该设计显著提高了数据处理速度与效率,同时保持了良好的滤波性能。非常适合从事数字信号处理、通信系统开发以及嵌入式硬件加速研究的专业人士参考使用。资源完整且免费下载,内含详细的设计文档和仿真测试结果,便于快速理解和应用。
并行计算——结构·算法·编程
《并行计算——结构·算法·编程》由陈国良教授撰写,是学习并行计算不可或缺的经典教材。本书深入浅出地介绍了并行计算的基本概念、体系结构、算法设计及编程技术等内容,适合计算机科学与技术领域的学生、教师以及从事高性能计算的专业人士阅读参考。荣获2000年中国高校科学技术奖一等奖,证明了其在学术界的地位与价值。现在提供完整版免费下载,助您快速掌握并行处理的核心知识。
基于二维图像的基2FFT算法
基于二维图像的基2FFT算法,适合做并行计算的项目
并行计算导论
本书是并行计算,特别是分布式并行计算环境和消息传递并行
编程的入门教材,目的是促进并行计算技术在我国的应用。书中介
绍了并行计算的基础知识、Linux/UNIX 的基本使用、基于Linux 机
群的并行计算平台的建立、并行算法的设计和MPI 消息传递并行编
程的基本概念与方法。书中还提供了一批典型科学计算问题的并行
算法与程序设计实例,介绍了一些当前国际上流行的科学计算软件
工具及平台
矩阵相乘的并行计算及其DSP实现
· 摘要: 矩阵相乘的速度在阵列信号处理中具有重要意义,并行处理是提高系统运算能力最有效的方法.本文根据矩阵相乘的特点,提出了矩阵相乘的并行算法.同时经分析推导出了矩阵相乘的脉动矩阵方法,得出其在超立方及其平面阵列上的映射,提高了矩阵的运算速度.最后,给出了用DSP实现脉动矩阵的系统方案.
基于双DSP的高速数据采集控制器的设计
· 摘要: 提出了一种由基于McBSP接口的双DSP并行处理系统,采用双处理器流水线体系结构,一个DSP负责进行各回路电压电流的采集、滤波、迭代计算,另一个DSP负责人机交互、远程通信与实时控制,二者并行工作可显著提高系统的处理能力,以此并行计算机结构为核心设计实现了高压电力无功补偿(SVC)信号处理系统.
二进制域运算在DSP上的优化
· 摘要: 主要研究二进制域运算在DSP上的实现.通过设置多个中间变量,实现了对数组的并行计算,将最佳正规基模乘算法提高到6级流水.重构almostinversion多项式基模逆算法结构,消除跳转语句,实现程序设计模块化.在TMS320C6201上执行113位和191位算法证实确实提高了模乘和模逆两种运算的速度.以循环移位取代乘法的模乘算法,限制了C6201的流水深度.&nb
双正交叠式变换的定点实现算法与DSP并行计算
·双正交叠式变换的定点实现算法与DSP并行计算
基于多DSP的并行实时视频处理系统
·摘要: 视频处理的特点是数据量大,实时性要求高.为了满足数字视频信号处理的要求,在并行计算的基础上,运用ADI的TigerSHARC系列DSP组成多DSP的并行处理系统,并用FPGA实现DSP处理系统与外界的高速接口.该系统能实时、高速、灵活的处理各种格式的视频和图像数据.
基于DSP和binLBT的卫星遥感图像数据压缩系统设计
·摘要: 卫星数据压缩要求实时压缩、低比特率和良好的图像质量,系统压缩算法选择基于定点叠式变换的低复杂度图像压缩方法,给出了定点叠式变换的实现流程和一种改进的零数编码的思路;在综合考虑成本、功耗、数据接口和处理能力的基础上,提出了多DSP+FPGA的硬件方案,主要由DSP完成压缩运算,型号选取TMS320C6416,对压缩算法的DSP实现中的一些关键问题,如数据溢出、代码优化、并行计算
基于高性能FPGA的快速并行FFT及其在谐波监测上的应用
· 摘要: 文章提出在谐波监测装置上使用FPGA硬件实现FFT并行计算的硬件实现的方法,提高了谐波监测的实时性和可靠性,并简化了硬件和软件结构.
CT图像重建加速的几种方法
· 摘要: CT图像重建速度是衡量CT系统的重要指标之一.论文针对滤波反投影算法综述了当前国内外的重建加速技术,阐述了普通PC上的加速方法,通过构建集群系统进行并行重建的方法,采用多个DSP连接成并行计算模块的加速方法,基于现场可编程门阵列(FPGA)的并行重建方案,采用GPU图像卡实现图像重建,采用细胞宽带引擎(CBE)的图像重建方案.在应用性能方面分析了各种加速方法的优缺
PXI平台自适应重构多DSP系统设计研究
· 摘要: 给出一种新的自适应重构的多DSP并行处理体系结构.利用蠕虫算法,结合多处理器并行计算的特点,构成了一种基于总线共享和链路口通信,并可自适应扩展的混合并行处理的结构.从可测性设计、实时操作系统角度对该系统进行了设计和讨论,着重介绍了系统的硬件调试、系统测试以及软件加载方法,为高速实时信号处理硬件平台的设计与开发提出了一种可行的解决方案.
一种基于DSP和FPGA的博弈硬件方案实现
·摘要: 为了提高博弈系统处理速度,设计一套专用的多处理器系统, 达到博弈处理能力要求是一种切实可行的方案.而多处理器系统的并行计算和任务分配调度也为这套博弈硬件系统提出了难题.在介绍国际象棋博弈计算机发展历程及其典型系统的结构基础上,给出了采用松散耦合型的多处理器博弈硬件体系结构.并且详细介绍了基于DSP和FPGA的一种解决方案.根据博弈硬件系统结构和博弈任务的特点,给出了一种有效的
基于DSP_Builder的并行中值滤波算法的设计与实现
· 摘要: 研究了一种适合采用现场可编程逻辑(FPGA)消除图像随机噪声的算法以及用DSP Builder实现该算法的硬件电路设计.结合FPGA并行计算的特点,采用滑动窗口和模块化设计思想,对常规中值滤波算法的结构进行改进,提高了算法的运算速度,简化硬件结构.通过仿真和FPGA验证结果表明,该算法可以有效消除图像随机噪声,同时处理延时短,可以满足嵌入式系统的实时性要求.&nb