并行架构

共 22 篇文章
并行架构 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 22 篇文章,持续更新中。

MT-016 DAC基本架构III:分段DAC

当我们需要设计一个具有特定性能的DAC时,很可能没有任何一种架构是理想的。这种情况下,可以将两个或更多DAC组合成一个更高分辨率的DAC,以获得所需的性能。这些DAC可以是同一类型,也可以是不同类型,各DAC的分辨率无需相同

基于遗传算法的组合逻辑电路设计的FPGA实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设

基于CUDA的红外图像快速增强算法研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对红外图像边缘模糊,对比度低的问题,文中研究了改进的中值滤波和改进的Sobel边缘检测对红外图像进行处理。在对处理后图像的特征进行分析的基础上,研究了

基于选择进位32位加法器的硬件电路实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单

MT-020 ADC架构I:Flash转换器

本教程首先概括讨论作为ash转换器基本构建模块的比较器。

基于SMP的高速高精度贴片机并行图像处理

摘要:将基于SMP的多线程并行处理技术应用于贴片机图像处理系统,通过对实验数据的分析,针对SMP系统进行分析,得到了一些关于在SMP系统中进行多线程编程时任务分配和处理器分配方面的结论。<BR>关键词:对称多处理器(SMP);多线程;并行;贴片机;图像处理;

乘法DAC和运算放大器控制交流信号的失调和幅度

<div> 本应用笔记介绍如何运用本文所述电路来避免添加额外的求和放大器,以及IOUT架构如何支持交流和直流两种输入,从而使该电路非常适合数据采集和仪器仪表应用。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-120615160Z0b1.jpg" style="width: 450px; height: 218px; "

基于MAX197的并行AD转换设计

12位AD转换

MT-022 ADC架构III:Σ-Δ型ADC基础

-型ADC是现代语音频带、音频和高分辨率精密工业测量应用所青睐的转换器。

高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数

MT-015 DAC基本架构II:二进制DAC

虽然串DAC和温度计DAC是迄今最为简单的DAC架构,但需要高分辨率时,它们绝不是 最有效的。二进制加权DAC每位使用一个开关,首创于1920年代(参见参考文献1、2和3)。 自此以后一直颇受欢迎,成为现代精密和高速DAC的支柱架构。

AN-741鲜为人知的相位噪声特性

<p> &nbsp;</p> <div> 关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有

MT-021 ADC架构II:逐次逼近型ADC

数年以来,逐次逼近型ADC一直是数据采集系统的主要依靠

一种具有自动纠错功能的FIR滤波器研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">提出了一种有效实现自动纠错功能FIR数字滤波器技术,该技术采用2种不同架构的标准滤波器通过并行操作来完成。任一滤波器软错误的发生就会引起两个滤波器输出不匹

高速数据转换器评估平台(HSDCEP)用户指南评估

<div> 高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率&ge; 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存

采用FemtoCharge技术的高速、高分辨率、低功耗的新一代ADC

先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动态范围的信号的能力,以同步接收远、近端发射机的多种调制方式的高频信号。同样,先进的雷达系

针对高速应用的电流回授运算放大器

讯号路径设计讲座(9)针对高速应用的电流回授运算放大器<BR>电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。<BR>电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真,所以在很高的频率情况下这些放大器都具有极佳的线性度。电流回授放大器在很宽的增益范围

MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC

本指南讨论最基本的DAC架构:&ldquo;串&rdquo;DAC和&ldquo;温度计&rdquo;DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。

矩阵计算的并行算法与实现

对于大型矩阵的乘积运算和高阶方阵的求逆运算, 构造了一种适用于多处理机系统的并行算法. 该方法能较大地节约计算机的工作单元, 提高计算速度和效率, 同时给出了具体的并行程序和计算结果.<br />

宽带射频功率放大器的数字预失真技术研究

<div> 本课题主要研究对象为数字预失真技术中的功放模型的建立及数字预失真算法的研究。功放的数学模型主要分为无记忆模型和记忆模型,分析了不同模型的参数估计的方法。针对以往常见的模型反转数字预失真算法,课题分析并使用了新颖的间接学习(indirect learning)数字预失真算法,从而有效避免了无法对功放模型进行求逆的缺陷,并在此架构下仿真了不同功放模型的参数估计对于数字预失真效果的影响。针