射频电路设计
共 98 篇文章
射频电路设计 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 98 篇文章,持续更新中。
DA转换接口的射频IQ调制
<p>
</p>
<div>
Linear Technology’s High Frequency Product lineupincludes a variety of RF I/Q modulators. The purpose ofthis application note is to illustrate the circuits requiredto inte
数字预失真系统反馈通道增益平坦度的补偿
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对数字预失真系统对反馈链路平坦度的要求,提出一种在不断开模拟链路的前提下,采用单音测量WCDMA&LTE混模基站射频拉远单元反馈链路的增益平坦
电流型运算放大器在应用电路中的特性研究
<p>
文中简要介绍了电流型运放的特性,着重对电流型运放的应用电路进行测试,研究电流型运放的应用特性。实验中,选择典型电流型运放及电压型运放构建负阻变换器、电压跟随器和同相比例放大器,通过对此3类应用电路的测试,分析、总结运放参数对特殊应用电路的影响,为电路设计者在具体电路的设计中恰当选择适合的放大器提供参考。</p>
解析逻辑函数式的处理
<p>
对数字电路设计中的重要环节--逻辑函数式的处理进行了解析。分逻辑函数式的化简、检查、变换3个方面作了详细探讨,且对每个方面给出了相应的见解,即对逻辑函数式的化简方面提出宜采用先卡诺图法再代数法的综合法;对逻辑函数式的检查方面指出了观察互补出现的因子并检验在特殊条件下是否存在该因子的“互补相与”和“互补相或”的核心要点;对逻辑函数式的变换
一种适用于射频集成电路的抗击穿LDMOS设计
<span id="LbZY">提出了一种具有深阱结构的RF LDMOS,该结构改善了表面电场分布,从而提高了器件的击穿电压。通过silvaco器件模拟软件对该结构进行验证,并对器件的掺杂浓度、阱宽、阱深、栅长进行优化,结果表明,在保证LDMOS器件参数不变的条件下,采用深阱工艺可使其击穿电压提升50%以上。<br />
<img alt="" src="http://dl.eeworm.com/
基于MPC92433的高频时钟电路的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号
555定时器电路设计软件
555定时器电路设计
晶体管电路设计上
晶体管电路设计
48MHz窄带射频功放设计
48MHz窄带射频功放电路
放大器电路设计:如何避免常见问题
做放大器电路设计的请看!
测量电子电路设计(滤波器)
测量电子电路设计(滤波器)
模拟信号指南
TI放大器电路设计!
宽带射频功率放大器的数字预失真技术研究
<div>
本课题主要研究对象为数字预失真技术中的功放模型的建立及数字预失真算法的研究。功放的数学模型主要分为无记忆模型和记忆模型,分析了不同模型的参数估计的方法。针对以往常见的模型反转数字预失真算法,课题分析并使用了新颖的间接学习(indirect learning)数字预失真算法,从而有效避免了无法对功放模型进行求逆的缺陷,并在此架构下仿真了不同功放模型的参数估计对于数字预失真效果的影响。针
采用归零法的N进制计数器原理
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">计数器是一种重要的时序逻辑电路,广泛应用于各类数字系统中。介绍以集成计数器74LS161和74LS160为基础,用归零法设计N进制计数器的原理与步骤。用此方法设计了3种36进制计数器,并用Multisim10软件进行仿
基于PN结的热电偶补偿电路设计
分析了几种常用的热电偶冷端补偿方法的优缺点,根据1N4148在恒流条件下其管压降与温度的线性关系设计了一种基于PN结的热电偶冷端补偿电路。该补偿方法具有成本低、精度高、通用性强等优点,该电路可以对不同型号的热电偶进行冷端补偿,同时具有断偶检测功能。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12032Q51Q6163.jp
集成运放应用电路设计实例汇总
全面的常用运放电路设计
高速数字电路设计-华为
高速数字电路设计,实用
CMOS工艺多功能数字芯片的输出缓冲电路设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的