多通道同步
共 64 篇文章
多通道同步 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 64 篇文章,持续更新中。
4-20mA~0-5V两通道模拟信号隔离采集A D转换器
isoad系列产品实现传感器和主机之间的信号安全隔离和高精度数字采集与传输,广泛应用于rs-232/485总线工业自动化控制系统,4-20ma / 0-10v信号测量、监视和控制,小信号的测量以及工业现场信号隔离及长线传输等远程监控场合。通过软件的配置,可接入多种传感器类型,包括电流输出型、电压输出型、以及热电偶等等。 产品内部包括电源隔离,信号隔离、线性化,a/d转换和rs-485串行通信等模块
高集成四通道工业控制应用的电压输出DAC
<p>
</p>
<div>
Digital-to-analog converters (DACs) are prevalent inindustrial control and automated test applications.General-purpose automated test equipment often requiresmany channels of pr
基于AD9959的高精度多通道雷达信号源设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">现代相控阵雷达为了保证空间功率合成精度需要高精度的雷达信号,设计实现了一种以AD9959为核心的高精度多通道雷达信号源。信号源利用多片AD9959产生3
一种改进的基于时间戳的空间音视频同步方法
<span id="LbZY">空间多媒体通信过程中存在的不可预测的分组数据丢失、乱序,可变的链路传输及处理时延抖动以及收发端时钟不同步与漂移等问题,这可能导致接收端在对音视频数据进行显示播放时产生音视频不同步现象。为了解决此问题,提出了一种改进的基于时间戳的空间音视频同步方法,该方法采用一种相对时间戳映射模型,结合接收端同步检测和缓冲设计,能够在无需全网时钟和反馈通道的情况下,实现空间通信中的音
扩展电容数字转换器AD7745_AD7746的容性输入范围
本电路提供一种扩展AD7745/AD7746容性输入范围的方法。同时,还说明如何充分利用片内CapDAC,使范围扩展系数最小,从而优化电路,实现最佳性能。AD7745具有一个电容输入通道,AD7746则有两个通道。每个通道均可配置为单端输入或差分输入方式。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130201155GC96.jp
一种载波同步锁相环设计方案
<p>
研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-1202091A23D44.jpg" style="width: 488px; height:
基于FPGA的DDC中CIC滤波器的设计
<span id="LbZY">文中基于多速率数字信号处理原理,设计了用于数字下变频技术的CIC抽取滤波器。通过分析CIC滤波器的原理及性能参数,利用MATLAB设计了符合系统要求的CIC滤波器,并通过FPGA实现了CIC滤波器的设计。</span><br />
<br />
高精度ADC
特征: 分辨率: 24 位(无失码) 有效位数: 21位( PGA = 128 特征: 分辨率:24位(无失码) 有效位数:21位 输出码率:10Hz/80Hz(可选) 通道固定增益:128倍 对50Hz、60Hz噪声抑制:-100dB 工作电压:2.5v – 6v 可选择的内外置晶振 简单的SPI接口 应用场合: 电子秤、数字压力传感器; 血压计等医疗仪器; 微弱信号测量及工业控制 其他相关资料
窄带带通滤波器设计实例
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">为了解决声表面波滤波器插损太大,造成有用信号衰减严重,弥补插损又会引起底部噪声抬高的问题。该文设计了一种用LC集总元件实现的窄带带通滤波器,其特点是插入
工业监控和便携式仪器的6通道SAR型ADC
14 位 LTC®2351-14 是一款 1.5Msps、低功率 SAR 型 ADC,具有 6 個同時采樣差分輸入通道。它采用單 3V 工作電源,並具有 6 個獨立的采樣及保持放大器 (S/HA) 和一個 ADC。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-1305221JKV46.jpg" style="width: 4
多反馈滤波器学习笔记
<div>
多反馈滤波器是一种流行的滤波器结构,以运算放大器作为积分器,如图1所示。因而,其传递函数对运算放大器参数的依赖度高于Sallen-Key设计。
同步多个1 GSPS直接数字频率合成器AD9910
多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130201155531143.jpg" style="width: 399px; height: 398px; " /><br />
数字电路设计中部分常见问题解析
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针
CoolMos的原理、结构及制造
对于常规VDMOS器件结构, Rdson与BV存在矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson增大。所以对于普通VDMOS,两者矛盾不可调和。<br />
但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不产生影响。为什么有了这个深入衬底的P区
Fanuc系统数控车床设置工件零点常用方法
<p>
主轴控制回路为位置闭环控制,主轴电机的旋转与攻丝轴(Z轴)进给完全同步,从而实现高速高精度攻丝。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-12011616352U06.jpg" style="width: 372px; height: 273px" /></p>
基于分块的多尺度小波频域数字水印
<span id="LbZY">数字水印是数字信息安全领域研究的一个热点。小波变换算法以其多分辨率分析的特性在应用数学方面取得了一定的发展。文中结合小波算法,在数字图像的低频域中采用分块方法来嵌入数字水印,改进了小波多尺度分解算法,通过实验说明,该数字水印算法对数字水印的稳定性效果明显</span><br />
<br />
飞行模拟器可扩展数字量输出系统的设计与实现
<span id="LbZY">控制某型飞机模拟座舱中的Led、继电器、小电流元件,满足易于扩充规模的工程需求,采用充分利用元器件特性的方法,使用一种可扩展数字量输出系统建立开出通道,在电路层预留扩充接口,实现座舱灯光信号、电路状态切换、外部设备数控的功能。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-1306251G941
2.5Gbs限幅放大器设计
限幅放大器信号通道利用多级放大方式"降低了输出信号上升:下降时间"减小了级间驱动能力不匹配对信号完整性的影响#通过负反馈环路消除了信号通道上的偏移电压"采用独特的迟滞技术"使检测电路的迟滞对外接电阻变化不敏感!<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120329145610648
电感和磁珠的区别及应用场合和作用
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P>
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa
使用时钟PLL的源同步系统时序分析
使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew