卡拉OK处理器
共 7,892 篇文章
卡拉OK处理器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 7892 篇文章,持续更新中。
OK6410开发板使用手册
OK6410开发板使用手册,硬件资源,各功能模块介绍
dsp原理及其在移动通信中的应用.rar
资料->【C】嵌入系统->【C0】嵌入式综合->【1】嵌入式技术->【2】DSP(数字信号处理器)->dsp原理及其在移动通信中的应用.rar
ARM、DSP、FPGA的特点和区别
ARM、DSP、FPGA的特点和区别 更好的了解这三种类型的微处理器的应用特点
ATmega128中文资料
ATmega128中文资料8 位
微处理器,具有
128K 字节的系统
内可编程Flash
NOVA运动控制芯片
运动控制芯片是专门为精密控制步进电机和伺服电机而设计的专用处理器。用户使用运动控制芯片以后,所有实时运动控制可交由运动控制芯片来处理,大大简化了运动控制系统的软硬件结构和开发工作。
NOVA公司推出MCX314运动控制芯片的升级版本MCX314As。MCX314于2005年1月份停产,MCX314A于2006年1月份停产。
LG
LG液晶电视打开秘籍
LG 数模一体机 除了有DMB-TH外确实有DVB-C功能 LG内部称为“清流”功能
型号为LH 40YD/45YD/50YD/70FD等(就是必须有地面数字功能的机型)
需要在工程菜单设置,工程菜单进入方法:
遥控OK键+按键OK键 长按
在options4 第一项值0设为1
在主Menu菜单设为大陆模式
则可以搜到有线信号中不加密的DVB-C节目
兼容me
AvrJTAG_ok
AvrJTAG_ok ATMEL JTAG图纸及代码!
电脑硬件常识
就是天之宇硬件知识测试B卷1. INTEL与AMD处理器的优缺点有哪些?
ARM嵌入式开发系统实例
第一章 ARM概述及体系结构
1.ARM的全称:Advanced RISC Machine
2.ARM内核最大的优势在于高速度,低功耗,32位嵌入式RISC微处理器结构—ARM体系结构,ARM处理器核当前有6个系列产品:ARM7,ARM9,ARM9E,ARM10E,SecurCore,ARM11······
基于计算机网络的椭圆曲线加密系统的硬件设计与实现
· 摘要: 文章根据作者的实际开发过程,提出了一种切实可行的基于计算机网络的椭圆曲线加密系统.内容包括椭圆密码体制的选择、有效算法的设计和快速加、解密的硬件实现.并且详细阐述了利用多片数字信号处理器TMS320C50在微机上实现并行椭圆曲线加、解密系统的方法.
DM642视频接口的多处理器扩展
·摘要: 在图像处理中单片DSP往往无法满足实时性要求,而需要多DSP进行协同工作.该文针对图像信号的特点以及DM642视频接口原理,设计了多DM642处理系统中视频接口的有效扩展.设计中利用FPGA进行数字视频信号的预处理,并根据具体的系统实现了视频数据的分流,同时提供了DM642视频接口的无缝连接.该设计大大提高了DSP系统的数据吞吐能力及并行处理能力,有效地解决了DSP在高数据带
TMS320F2812AD中断程序
ADC中断程序的实现,非常好用的例子.如果你想使用的话,直接改里面的设置就Ok了.
数字信号处理器DSP入门学习
·数字信号处理器DSP入门学习
嵌入式处理器(MCU/DSP/Sensor)设计应用-Freescale 论文集
·嵌入式处理器(MCU/DSP/Sensor)设计应用-Freescale 论文集
基于DSP的USB数据传输方法研究与实现
·摘要: 数字信号处理器(DSP)的高速运算性能使它在数字信号的处理上有着独一无二的优势,但是通常数字信号的数据量非常庞大,需要一种非常方便、高速的接口来实现与计算机的接插.而通用串行总线(USB)接口具有许多其它总线无法比拟的优点.在阐述系统硬件、软件实现方案的基础上,针对固件和驱动程序开发中的关键技术进行了深入的分析.
基于定点DSP的MP3解码算法优化与实现
·摘要: 设计和实现了基于16位定点数字信号处理器--LSI403LP的MP3解码算法.介绍了LSI403LP结构特点,设计了MP3解码算法定点化方案,研究了主要功能模块的算法与指令优化方法.实现解码复杂度为10.36MIPS,满足实时播放要求,解码输出音质效果良好.
基于DSP的高速激光标记控制系统设计
· 摘要: PCI总线具有传输速率高、即插即用等优点;DSP因其高速的数据处理能力,在实时高速控制系统中得到了越来越广泛的应用.本文提出了一种基于PCI总线和TI公司的C6000系列DSP高速处理器的激光标记控制系统的硬件设计方法,实现了高速、高精度实时标记控制,并给出了高速六层控制板卡PCB的设计要点.
基于PCI总线的超高速数据采集系统的设计与实现
·摘要: 研究了PCI计算机总线超高速数据采集与DSP系统的设计与实现.系统采用PCI总线及I,Q支路双通道设计,通道采样率均为500MHz,系统存储深度为2MB,中央处理器采用高速DSP TMS320C6202,时序和逻辑电路由EPLD实现.实际测试结果表明,系统工作正常,证明系统原理与硬件设计是成功的.
基于MATLAB的单相光伏并网
针对小功率光伏并网发电系统, 提出一种基于数字信号处理器控制的新颖单相光伏并网逆变系统的设计
基于DSP控制的单相光伏并网
阐述了基于数字信号处理器TMS320F2812 控制的单相光伏并网逆变系统的设计,该系统主要应用于小功率光伏并网发
电系统