共享式
共 53 篇文章
共享式 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 53 篇文章,持续更新中。
串入式声音延时开关的制作
串入式声音延时开关的制作
蓄电池检测仪
<p align="left"><font size="3">蓄电池检测仪</font>
<p> </p>
<p><font size="3">上海顺盟电子科技有限公司生产的SMITB712蓄电池检测仪在目前的的手持式蓄电池检测产品中具有其独特的性能,具有蓄电池在线监测产品的检测功能,</font></p>
</p>
<p> </p>
华为内部资料(硬件工程师)
华为硬件工程师培训资料,单片机,嵌入式。
200mV~10V/0-24V电平单输入单输出模拟信号隔离变送器
转速传感器信号隔离变送器,正弦波整形 主要特性: >> 转速传感器信号直接输入,整形调理方波信号 >> 200mV峰值微弱信号的放大与整形 >> 正弦波、锯齿波信号输入,方波信号输出 >> 不改变原波形频率,响应速度快 >> 电源、信号:输入/输出 3000VDC三隔离 >> 供电电源:5V、12V、15V或24V直流单电源供
多头动臂式贴片机贴装时间分阶段启发式优化算法
摘要:贴片机贴装时间是影响表面组装生产线效率的重要因素,文中提出了一种改进式分阶段启发式算法解决具有分飞行换嘴结构的多贴装头动臂式贴片机贴装时间优化问题;首先,根据飞行换嘴的特点,提出了适用于飞行换嘴的喂料器组分配方案;其次,依据这一分配结果,通过改进式启发式算法实现了喂料器组在喂料器机构上的分配;最后,结合近邻搜索法解决了元器件的贴装顺序优化问题;仿真结果证明,文中采用的改进分阶段启发式算法比传
时钟应用中的直接数字频率合成器
<p>
直接数字式频率合成器(DDS)—DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p
数字式定时开关实习报告
本次数电设计是数字式定时开关的设计,利用两片CD4511和40192以及555定时器构成的,能够实现0到99秒定时,适合学完数字电子技术的同学实习使用
解析逻辑函数式的处理
<p>
对数字电路设计中的重要环节--逻辑函数式的处理进行了解析。分逻辑函数式的化简、检查、变换3个方面作了详细探讨,且对每个方面给出了相应的见解,即对逻辑函数式的化简方面提出宜采用先卡诺图法再代数法的综合法;对逻辑函数式的检查方面指出了观察互补出现的因子并检验在特殊条件下是否存在该因子的“互补相与”和“互补相或”的核心要点;对逻辑函数式的变换
线性及逻辑器件选择指南
<P>绪论 3<BR>线性及逻辑器件新产品优先性<BR>计算领域4<BR>PCI Express®多路复用技术<BR>USB、局域网、视频多路复用技术<BR>I2C I/O扩展及LED驱动器<BR>RS-232串行接口<BR>静电放电(ESD)保护<BR>服务器/存储10<BR>GTL/GTL+至LVTTL转换<BR>PCI Express信号开关多路复用<BR>I2C及SMBus接口<B
一种增益增强型套筒式运算放大器的设计
设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 MHz,而功耗仅为2
MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC
本指南讨论最基本的DAC架构:“串”DAC和“温度计”DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。
双频式定子接地保护的模拟滤波器设计与实现
双频式定子接地保护是目前在中小型发电机中得到广泛应用的一种发电机保护,三次谐波的变化情况是这种保护动作的依据之一。文中着重就能够从发电机机端和中性点侧电压中初步提取三次谐波的模拟滤波器的设计进行了讨论,通过分析比较各类滤波器的阻带衰减速度、通频带平坦度等特点以及生产实际装置的成本等多方面因素设计出了一款能够满足保护装置要求的模拟滤波器。从仿真及实验结果中可以看出,此款模拟滤波器具有良好的应用效果。
C波段介质振荡器的研究与设计
利用负阻原理设计了5.9 GHz介质振荡器(DRO),采用HFSS软件对介质谐振块(DR)进行三维仿真,应用Agilent公司的ADS软件对DRO进行了优化设计和非线性分析,用该方法制作的并联反馈式DRO性能良好,输出功率为10 dBm,相位噪声达到-100 dBc/Hz@10 kHz,-124 dBc/Hz@100 kHz。<br />
<img alt="" src="http://dl.ee