低电流

共 102 篇文章
低电流 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 102 篇文章,持续更新中。

基于新型CCCII的电流模式积分电路

介绍了广泛应用于各种电流模式电路的第二代电流控制电流传输器原件的跨导线性环特性和端口特性,以及其基本组成共源共栅电流镜,并提出了基于共源共栅电流镜的新型COMS电流传输器。在此基础上,设计了基于电流控制电流传输器的电流模式积分电路,并利用Hspice软件进行输入为正弦波和方波时的输出波形的仿真验证。<br /> <img alt="" src="http://dl.eeworm.com/ele/i

将运算放大器连接至高速DAC

<div> 介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC&ndash;) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解

基于小波分析的低截获信号检测方法研究

<span id="LbZY">在鱼雷技术发展中,低截获概率技术(LPI)的采用大大提高鱼雷的作战能力,同时也对截获信号提出了更高的要求。本文将基于小波分析的检测方法,具体对有效的低截获特征信号信号进行检测,相比于短时傅里叶变换的基础上,采用Daubechies5小波对信号进行分解变换,证明小波分析方法的有效性及优越性。</span><br /> <br />

CMOS闩锁效应

<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt; tab-stops: 12.0pt">闩锁效应是指CMOS器件所固有的寄生双极晶体管被触发导通,在电源和地之间存在一个低阻通路,大电流,导致电路无法正常工作,甚至烧毁电路<p></p></P>

针对高速应用的电流回授运算放大器

讯号路径设计讲座(9)针对高速应用的电流回授运算放大器<BR>电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。<BR>电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真,所以在很高的频率情况下这些放大器都具有极佳的线性度。电流回授放大器在很宽的增益范围

电流型运算放大器在应用电路中的特性研究

<p>   文中简要介绍了电流型运放的特性,着重对电流型运放的应用电路进行测试,研究电流型运放的应用特性。实验中,选择典型电流型运放及电压型运放构建负阻变换器、电压跟随器和同相比例放大器,通过对此3类应用电路的测试,分析、总结运放参数对特殊应用电路的影响,为电路设计者在具体电路的设计中恰当选择适合的放大器提供参考。</p>

555时基集成电路简介

<p> 555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为555,用CMOS 工艺制作的称为7555,除单定时器外,还有对应的双定时器556/7556。555 定时器的电源电压范围宽,可在4.5V~16V 工作,7555 可在3~18V 工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS 或者模拟电路电平兼容。</p> <p> <img alt=

定时器芯片555,556,7555,7556之关的联系与区别

555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠

Arduino学习笔记A10_Arduino数码管骰子实验

<p> 电路连接<br /> 由于数码管品种多样,还有共阴共阳的,下面我们使用一个数码管段码生成器(在文章结尾) 去解决不同数码管的问题:<br /> 本例作者利用手头现有的一位不知品牌的共阳数码管:型号D5611 A/B,在Eagle 找了一个 类似的型号SA56-11,引脚功能一样可以直接代换。所以下面电路图使用SA56-11 做引脚说明。<br /> <img alt="" src=

BUCK变换中的尖峰问题

BucK变换器在开关转换瞬间.由于线路<BR>上存在感抗,会在主功率管和二极管上产生电<BR>压尖峰,使之承受较大的电压应力和电流冲击,<BR>从而导致器件热损坏及电击穿 因此,为避免<BR>此现象,有必要对电压尖峰的原因进行分析研<BR>究,找出有效的解决办法。

MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC

本指南讨论最基本的DAC架构:&ldquo;串&rdquo;DAC和&ldquo;温度计&rdquo;DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。

如何计算具有狭窄气隙的圆形转子电机中的绕组感应

<P>本文的目的在于,介绍如何计算具有狭窄气隙的圆形转子电机中的绕组感应。我们仅处理理想化的气隙磁场,不考虑槽、外部周边或倾斜电抗。但我们将考察绕组磁动势(MMF)的空间谐频。</P> <P>在图1中,给出了12槽定子的轴截面示意图。实际上,所显示的是薄钢片的形状,或用于构成磁路的层片。铁芯由薄片构成,以控制涡流电流损耗。厚度将根据工作频率而变,在60Hz的电机中(大体积电机,工业用)层片的厚度典

LC4256V-10T100I 汽车类双路 FET 输入低失真运算放大器

汽车类双路 FET 输入低失真运算放大器

基于PN结的热电偶补偿电路设计

分析了几种常用的热电偶冷端补偿方法的优缺点,根据1N4148在恒流条件下其管压降与温度的线性关系设计了一种基于PN结的热电偶冷端补偿电路。该补偿方法具有成本低、精度高、通用性强等优点,该电路可以对不同型号的热电偶进行冷端补偿,同时具有断偶检测功能。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12032Q51Q6163.jp

跨阻滤波器的快速实用设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">跨阻滤波器是将输入的电流信号转换成电压信号的同时完成信号滤波的一种新型滤波器。给出跨阻滤波器的快速实用设计。通过插入一个电压跟随器,可将常用的电压模式滤

ADE7816工作原理

<div> ADE7816是一款多通道电能计量IC,可以同时测量多达6个电流通道和1个电压通道。ADE7816可提供所有通道的有功和无功电能以及电流和电压有效值读数。另外提供各种电能质量功能,包括无负载、反向功率和角度测量。ADE7816适合各种计量应用,包括智能电表、配电单元和家庭电能监控器。<br /> <img alt="" src="http://dl.eeworm.com/ele/i

有源滤波器建模与控制策略研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">合理利用有效的控制策略提高有源滤波器的本身的补偿性能越来越成为各国学者研究重点。本文从有源滤波器的数学模型出发,详述有源滤波

信号放大电路

<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt; LINE-HEIGHT: 18pt; mso-line-height-rule: exactly; tab-stops: 20.0pt"><FONT size=3>2-1 何谓测量放大电路?对其基本要求是什么? <p></p></FONT></P> <P class=MsoNormal style="MA

场效应管四路模块使用说明

一、 尺寸:长63mmX宽48mmX高16mm 二、 主要芯片:FR1205(NMOS) 三、 输入控制电压:直流5V 输出控制电压12V~55V,电流为44A 四、串口下载程序 五、 特点: 1、输入控制电源与被控电源隔离 2、具有四路输出信号指示。 3、具有四路光耦隔离 4、四路输入信号低电平有效时有效 5、输入使用排针可方便与单片机设备相连 6、输出使用接线端子可方便接被控设备供电电源 7、

CMOS工艺多功能数字芯片的输出缓冲电路设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 &mu;m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的